电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX16P-3PLG208

产品描述FPGA, 1452 CLBS, 16000 GATES, 350 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小432KB,共64页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A54SX16P-3PLG208概述

FPGA, 1452 CLBS, 16000 GATES, 350 MHz, PQFP208

现场可编程门阵列, 1452 CLBS, 16000 门, 350 MHz, PQFP208

A54SX16P-3PLG208规格参数

参数名称属性值
端子数量208
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-143, QFP-208
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max350 MHz
一个CLB模块最大延时0.6000 ns
jesd_30_codeS-PQFP-G208
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量1452
等效门电路数量16000
组织1452 CLBS, 16000 GATES
包装材料PLASTIC/EPOXY
ckage_codeFQFP
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max4.1 mm
额定供电电压3.3 V
最小供电电压3 V
最大供电电压3.6 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.5000 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length28 mm
width28 mm
dditional_featureCAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE

文档预览

下载PDF文档
v3.2
SX Family FPGAs
u e
Leading Edge Performance
320 MHz Internal Performance
3.7 ns Clock-to-Out (Pin-to-Pin)
0.1 ns Input Setup
0.25 ns Clock Skew
Features
66 MHz PCI
CPLD and FPGA Integration
Single-Chip Solution
100% Resource Utilization with 100% Pin Locking
3.3 V and 5.0 V Operation with 5.0 V Input Tolerance
Very Low Power Consumption
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Debug Capability
with Silicon Explorer II
Boundary Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Secure Programming Technology Prevents Reverse
Engineering and Design Theft
Specifications
12,000 to 48,000 System Gates
Up to 249 User-Programmable I/O Pins
Up to 1,080 Flip-Flops
0.35 µ CMOS
SX Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Setup (external)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
A54SX08
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1,800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2006
© 2006 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
复工第二周,收到:离职单、解除劳动合同通知书 !
本帖最后由 yhyworld 于 2020-3-31 16:29 编辑 公司3月16日复工。 复工第二周的周二(3月24日),上午刚上班不久,收到公司给的两个纸质文件: 1. 解除劳动合同的通知书(见附图一,有 员 ......
yhyworld 工作这点儿事
【求助】做一个过滤串口的问题
首先是IoAttachDevice 这一个函数 是不是已经被 过滤设备 绑定 硬件设备 ?不用再用 IoAttachDeviceToDeviceStacksaSafe 和 IoGetDeviceObjectPointer 了 如果了解错误 请高手把下边的流程 ......
lvdong417 嵌入式系统
最近收到论坛的礼品
前些日子出差了一阵子,还好活着回来了:loveliness: 回到单位,发现收到了很多论坛的礼品,一一晒出来, 当然了,首先要谢谢EEWorld,谢谢Maylove,谢谢老王,谢谢……:loveliness: 这 ......
azhiking 聊聊、笑笑、闹闹
“intel SoC FPGA学习心得”+Linux下在Eclipse中的三个mmap的示例
本帖最后由 STM32F103 于 2019-6-2 22:23 编辑 参考了小梅哥视频教程中的mmap开发驱动应用程序,由于本人用的是DE10-Nano的板子,因此做了对应的三个例子。 第一个例子是Terasic自带的操作H ......
STM32F103 FPGA/CPLD
了解MSP430FR5969 远程升级
MSP430 远程升级功能: 基于 1、片外EEPROM(片内flash够大也可使用片内) 2、射频通信 3、上位机软件(传输升级文件) 总结点: 1、程序运行总是从复位中断向量开始寻址入口执行 ......
fish001 微控制器 MCU
请教ARM9 CPU (以S3C2440为例)的启动过程及存储器映射的分析,感恩!
晚辈是新手上路,能否请教各位前辈大侠一个问题: ARM9 CPU (以S3C2440为例)的启动过程及存储器映射的分析,感恩! 或者推荐一下何处有详尽的参考资料,感谢! ...
bingxue668 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1149  1755  635  481  2873  50  9  4  36  13 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved