电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A54SX32P-1PLG208M

产品描述FPGA, 1452 CLBS, 16000 GATES, 350 MHz, PQFP208
产品类别半导体    可编程逻辑器件   
文件大小432KB,共64页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A54SX32P-1PLG208M概述

FPGA, 1452 CLBS, 16000 GATES, 350 MHz, PQFP208

现场可编程门阵列, 1452 CLBS, 16000 门, 350 MHz, PQFP208

A54SX32P-1PLG208M规格参数

参数名称属性值
端子数量208
最小工作温度-55 Cel
最大工作温度125 Cel
加工封装描述PLASTIC, MO-143, QFP-208
each_compliYes
状态Active
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
clock_frequency_max350 MHz
一个CLB模块最大延时0.6000 ns
jesd_30_codeS-PQFP-G208
jesd_609_codee0
moisture_sensitivity_level3
可配置逻辑模块数量1452
等效门电路数量16000
组织1452 CLBS, 16000 GATES
包装材料PLASTIC/EPOXY
ckage_codeFQFP
包装形状SQUARE
包装尺寸FLATPACK, FINE PITCH
eak_reflow_temperature__cel_225
qualification_statusCOMMERCIAL
seated_height_max4.1 mm
额定供电电压3.3 V
最小供电电压3 V
最大供电电压3.6 V
表面贴装YES
工艺CMOS
温度等级MILITARY
端子涂层TIN LEAD
端子形式GULL WING
端子间距0.5000 mm
端子位置QUAD
ime_peak_reflow_temperature_max__s_30
length28 mm
width28 mm
dditional_featureCAN ALSO BE OPERATED AT 5V; 24000 SYSTEM GATES ALSO AVAILABLE

文档预览

下载PDF文档
v3.2
SX Family FPGAs
u e
Leading Edge Performance
320 MHz Internal Performance
3.7 ns Clock-to-Out (Pin-to-Pin)
0.1 ns Input Setup
0.25 ns Clock Skew
Features
66 MHz PCI
CPLD and FPGA Integration
Single-Chip Solution
100% Resource Utilization with 100% Pin Locking
3.3 V and 5.0 V Operation with 5.0 V Input Tolerance
Very Low Power Consumption
Deterministic, User-Controllable Timing
Unique In-System Diagnostic and Debug Capability
with Silicon Explorer II
Boundary Scan Testing in Compliance with IEEE
Standard 1149.1 (JTAG)
Secure Programming Technology Prevents Reverse
Engineering and Design Theft
Specifications
12,000 to 48,000 System Gates
Up to 249 User-Programmable I/O Pins
Up to 1,080 Flip-Flops
0.35 µ CMOS
SX Product Profile
Device
Capacity
Typical Gates
System Gates
Logic Modules
Combinatorial Cells
Register Cells (Dedicated Flip-Flops)
Maximum User I/Os
Clocks
JTAG
PCI
Clock-to-Out
Input Setup (external)
Speed Grades
Temperature Grades
Packages (by pin count)
PLCC
PQFP
VQFP
TQFP
PBGA
FBGA
A54SX08
8,000
12,000
768
512
256
130
3
Yes
3.7 ns
0.8 ns
Std, –1, –2, –3
C, I, M
84
208
100
144, 176
144
A54SX16
16,000
24,000
1,452
924
528
175
3
Yes
3.9 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
176
A54SX16P
16,000
24,000
1,452
924
528
175
3
Yes
Yes
4.4 ns
0.5 ns
Std, –1, –2, –3
C, I, M
208
100
144, 176
A54SX32
32,000
48,000
2,880
1,800
1,080
249
3
Yes
4.6 ns
0.1 ns
Std, –1, –2, –3
C, I, M
208
144, 176
313, 329
June 2006
© 2006 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
写征文不只送示波器!撰写是德征文,赢双重好礼!
投稿时间:即日起——2018年3月31日 参与方式: 完善>>个人信息;在EEWORLD>>测试测量版块,以“【是德科技感恩月征文】+文章题目”为题撰写并发布文章。 标题示例:【是德科技感恩月征文 ......
EEWORLD社区 测试/测量
EEWORLD大学堂----电源入门之DC-DC基础知识
电源入门之DC-DC基础知识:https://training.eeworld.com.cn/course/284 ????? 本课程为电源系列课程的第一课,主要讲解直流变换器的基本理论概念、分类、各自优缺点以及应用领域,包含LDO线性 ......
chenyy 电源技术
DSP tms320vc33定时器定时时间?
EXTCLK接11.0592M晶振 XIN接地 CLKMD0和CLKMD1均接高电平。 Timer0.Period = 0x1d4c0; Timer0.Counter = 0x1d4c0; Timer0.Control = 0x3f2; Timer0多少时间产生了一个中断? Time ......
haozi963 嵌入式系统
请教I2C总线速率
请问用MSP430的P口仿真I2C总线,使用内部DCO时速率最高能达到多少...
kevin_lzk 微控制器 MCU
异步fifo的verilog设计
fifo的设计难点是产生可靠的FIFO读/写指针和生成FIFO空/满状态标志...
zhaoxin19851985 FPGA/CPLD
请教香一主:用了HSI后,我的10B开发板
之前一直用的比较好,没什么异常,自从采用内部HSI后,先是出现USART1工作不正常,然后出现J-LINK没法写入程序,并报如错误:“Wrong AHB ID (15:3).Expected 0x04770001 (Mask 0x0FFFFF0F ......
calvin83 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 277  615  1543  1588  2634  48  40  35  12  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved