电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

59202-G40-24-047LF

产品描述Board Stacking Connector, 48 Contact(s), 2 Row(s), Male, Straight, 0.079 inch Pitch, Surface Mount Terminal, Black Insulator, Receptacle, LEAD FREE
产品类别连接器    连接器   
文件大小185KB,共2页
制造商Amphenol(安费诺)
官网地址http://www.amphenol.com/
标准  
下载文档 详细参数 全文预览

59202-G40-24-047LF概述

Board Stacking Connector, 48 Contact(s), 2 Row(s), Male, Straight, 0.079 inch Pitch, Surface Mount Terminal, Black Insulator, Receptacle, LEAD FREE

59202-G40-24-047LF规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Amphenol(安费诺)
包装说明LEAD FREE
Reach Compliance Codecompliant
ECCN代码EAR99
Is SamacsysN
其他特性ROHS COMPLIANT
主体宽度0.157 inch
主体深度0.185 inch
主体长度1.89 inch
主体/外壳类型RECEPTACLE
连接器类型BOARD STACKING CONNECTOR
联系完成配合GOLD OVER NICKEL
联系完成终止Gold (Au) - with Nickel (Ni) barrier
触点性别MALE
触点材料COPPER ALLOY
触点模式RECTANGULAR
触点样式SQ PIN-SKT
DIN 符合性NO
滤波功能NO
IEC 符合性NO
绝缘体颜色BLACK
绝缘体材料GLASS FILLED THERMOPLASTIC
JESD-609代码e4
MIL 符合性NO
制造商序列号59202
插接触点节距0.079 inch
匹配触点行间距0.079 inch
混合触点NO
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数2
装载的行数2
选件GENERAL PURPOSE
PCB接触模式RECTANGULAR
PCB触点行间距4.3434 mm
电镀厚度30u inch
参考标准UL
可靠性COMMERCIAL
端子节距2 mm
端接类型SURFACE MOUNT
触点总数48
UL 易燃性代码94V-0
Base Number Matches1

文档预览

下载PDF文档
w wcadmin
Guo-Min Sun
-
Rick Bian
2010/11/01
2013/08/19
-
2013/08/19
ELX-N-15508-1
Released
L
PDS: Rev :L
STATUS:Released
Printed: Aug 19, 2013
LOTO示波器 实测 开环增益频响曲线/电源环路响应稳定性
本帖最后由 LOTO2018 于 2022-9-21 16:34 编辑 一般我们用的电源系统/控制系统或者信号处理系统都可以简单理解成负反馈控制系统。最典型的,运放组成的信号放大电路就是这样的系统。本文以最 ......
LOTO2018 测试/测量
wince中在用GetSystemTime函数时,出现error LNK2019的错误的问题!
wince中在用GetSystemTime函数时,出现error LNK2019的错误! 我加了Winbase.h的头,再加了Coredll.lib在LINK的地方,还是老样子! 我不知道是不是我加的头和LINK的文件不对! 请高手指点! ...
yil_zy 嵌入式系统
正弦信号发生器
本帖最后由 paulhyde 于 2014-9-15 09:42 编辑 如题 ...
ivonne1214 电子竞赛
MSP430F249 DA的用法
有没有249DA的历程代码啊? 想用内部DA生成正弦信号,信号数据已储存在ROM中,但是DA模块不会使用,也找不到相关资料,求大神指点迷津...
qq6853988 微控制器 MCU
【SINA31评测】No.2.验明肉身
本帖最后由 ljj3166 于 2016-8-6 23:20 编辑 简单把核心板和底板的原理图扫了一遍芯灵思的PDF也比较有意思白底,粉色的NET,粉色的,粉…色…的…看久了,眼睛干涩不过值得点赞的是,每个NET ......
ljj3166 嵌入式系统
Altera-modesim 仿真出错
最近做时序仿真时,一直出现 Warning: (vsim-SDF-3445) Failed to parse SDF file "edge_dect_v.sdo". 错误。之前的时候没出现过, 加载SDF 时,勾了下面两个选项,工程建立在 simulation 下面 ......
火箭_1991 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 908  365  682  1654  1829  16  58  31  33  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved