电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74ACT273SJ

产品描述Octal D-Type Flip-Flop
产品类别逻辑    逻辑   
文件大小99KB,共10页
制造商Fairchild
官网地址http://www.fairchildsemi.com/
标准
下载文档 详细参数 选型对比 全文预览

74ACT273SJ在线购买

供应商 器件名称 价格 最低购买 库存  
74ACT273SJ - - 点击查看 点击购买

74ACT273SJ概述

Octal D-Type Flip-Flop

74ACT273SJ规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Fairchild
零件包装代码SOIC
包装说明SOP, SOP20,.3
针数20
Reach Compliance Codecompli
系列ACT
JESD-30 代码R-PDSO-G20
JESD-609代码e3
长度12.6 mm
负载电容(CL)50 pF
逻辑集成电路类型D FLIP-FLOP
最大频率@ Nom-Su110000000 Hz
最大I(ol)0.024 A
湿度敏感等级1
位数8
功能数量1
端子数量20
最高工作温度85 °C
最低工作温度-40 °C
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP20,.3
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)260
电源5 V
传播延迟(tpd)9 ns
认证状态Not Qualified
座面最大高度2.1 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Matte Tin (Sn)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
触发器类型POSITIVE EDGE
宽度5.3 mm
最小 fmax110 MHz

文档预览

下载PDF文档
74AC273 • 74ACT273 Octal D-Type Flip-Flop
November 1988
Revised August 2000
74AC273 • 74ACT273
Octal D-Type Flip-Flop
General Description
The AC273 and ACT273 have eight edge-triggered D-type
flip-flops with individual D-type inputs and Q outputs. The
common buffered Clock (CP) and Master Reset (MR) input
load and reset (clear) all flip-flops simultaneously.
The register is fully edge-triggered. The state of each D-
type input, one setup time before the LOW-to-HIGH clock
transition, is transferred to the corresponding flip-flop’s Q
output.
All outputs will be forced LOW independently of Clock or
Data inputs by a LOW voltage level on the MR input. The
device is useful for applications where the true output only
is required and the Clock and Master Reset are common to
all storage elements.
Features
s
Ideal buffer for microprocessor or memory
s
Eight edge-triggered D-type flip-flops
s
Buffered common clock
s
Buffered, asynchronous master reset
s
See 377 for clock enable version
s
See 373 for transparent latch version
s
See 374 for 3-STATE version
s
Outputs source/sink 24 mA
s
74ACT273 has TTL-compatible inputs
Ordering Code:
Order Number
74AC273SC
74AC273SJ
74AC273MTC
74AC273PC
74ACT273SC
74ACT273SJ
74ACT273MTC
74ACT273PC
Package Number
M20B
M20D
MTC20
N20A
M20B
M20D
MTC20
N20A
Package Description
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300 Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm Wide
20-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300 Wide
20-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-013, 0.300 Wide
20-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
20-Lead Thin Shrink Small Outline Package (TSSOP), JEDEC MO-153, 4.4mm Wide
20-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300 Wide
Device also available in Tape and Reel. Specify by appending suffix letter “X” to the ordering code.
Logic Symbols
Connection Diagram
IEEE/IEC
FACT is a trademark of Fairchild Semiconductor Corporation.
© 2000 Fairchild Semiconductor Corporation
DS009954
www.fairchildsemi.com

74ACT273SJ相似产品对比

74ACT273SJ 74AC273 74AC273SC 74ACT273 74ACT273PC 74ACT273SC
描述 Octal D-Type Flip-Flop AC SERIES, OCTAL POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PDSO20 AC SERIES, OCTAL POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PDSO20 AC SERIES, OCTAL POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PDSO20 ACT SERIES, OCTAL POSITIVE EDGE TRIGGERED D FLIP-FLOP, TRUE OUTPUT, PDIP20 Octal D-Type Flip-Flop
是否Rohs认证 符合 - 符合 - 符合 符合
厂商名称 Fairchild - Fairchild - Fairchild Fairchild
零件包装代码 SOIC - SOIC - DIP SOIC
包装说明 SOP, SOP20,.3 - SOP, SOP20,.4 - DIP, DIP20,.3 SOP, SOP20,.4
针数 20 - 20 - 20 20
Reach Compliance Code compli - unknow - compliant unknown
系列 ACT 交流 AC 交流 ACT -
位数 8 1 8 1 8 -
功能数量 1 8 1 8 1 -
端子数量 20 20 20 20 20 -
输出极性 TRUE TRUE TRUE TRUE TRUE -
表面贴装 YES Yes YES Yes NO -
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL -
端子形式 GULL WING GULL WING GULL WING GULL WING THROUGH-HOLE -
端子位置 DUAL DUAL DUAL -
触发器类型 POSITIVE EDGE POSITIVE 边缘 POSITIVE EDGE POSITIVE 边缘 POSITIVE EDGE -
fatfs建立txt并写入数据后,txt文件提示打开错误
如题,在使用fatfs时,创建txt文件是正常的。 现在往里面写入数据时,数据能正常写入,通过winhex软件也确认过了。 但是当关闭文件后再电脑端查看写入的txt文件时,会提示文件损坏。如图 err. ......
xinjitmzy 单片机
关于str加密的问题
我要是在加密前在通讯代码里写一个“ISP”的代码,那以后如果不解开加密,我还是可以通过“ISP”更新代码,只是不能调试了是吧?...
jqq850226 stm32/stm8
orCAD library builder无法产生封装文件,且不能调用allegro
点击allegro export后没反应,allegro也不会被自动调用文件。点击release to allegro后,pad stacks下面框框里是空的,而且导出路径的文件中只有xml文件和脚本文件(*.scr.txt),没有dra文件。 ......
daweijms PCB设计
嵌入式 Linux驱动培训
一、课程介绍 嵌入式Linux驱动程序成为进来嵌入式开发的热点,因为驱动程序担负着将嵌入式系统越来越复杂的硬件运转起来的能力。而且Linux内核代码量极大,其中有60%以上代码属于驱动程序,掌 ......
yhy_042 Linux开发
2009年全国大学生电子设计竞赛报到【专贴】(8.7更新QQ群号)
本帖最后由 paulhyde 于 2014-9-15 03:48 编辑 2009全国大学生电子设计竞赛又已迫近,不知此刻的你是否已在努力备战? 希望各位准备参赛的同学在此留下你们的痕迹,也希望坛子里的兄弟姐妹互 ......
EEW 电子竞赛
CPU架构、开源架构与架构授权,我来说
计算机指令从指令集的长度特点分类:有RISC(Reduced Instruction SetComputing)和CISC(Complex Instruction SetComputer)。 典型的就是手机SOC里的CPU99.99%都是RISC,我们的PC主板上的CP ......
fish001 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1409  1389  2112  1322  2773  29  28  43  27  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved