电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT28LV64JA-35T

产品描述64K-Bit CMOS PARALLEL E2PROM
产品类别存储    存储   
文件大小55KB,共10页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 详细参数 全文预览

CAT28LV64JA-35T概述

64K-Bit CMOS PARALLEL E2PROM

CAT28LV64JA-35T规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Catalyst
零件包装代码SOIC
包装说明SOP,
针数28
Reach Compliance Codeunknow
ECCN代码EAR99
Is SamacsysN
最长访问时间350 ns
其他特性100000 PROGRAM/ERASE CYCLES; 100 YEAR DATA RETENTION
数据保留时间-最小值100
JESD-30 代码R-PDSO-G28
JESD-609代码e0
长度17.9 mm
内存密度65536 bi
内存集成电路类型EEPROM
内存宽度8
湿度敏感等级1
功能数量1
端子数量28
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度105 °C
最低工作温度-40 °C
组织8KX8
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
并行/串行PARALLEL
峰值回流温度(摄氏度)240
编程电压3 V
认证状态Not Qualified
座面最大高度2.65 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度7.5 mm
最长写入周期时间 (tWC)5 ms
Base Number Matches1

文档预览

下载PDF文档
Preliminary
CAT28LV64
64K-Bit CMOS PARALLEL E
2
PROM
FEATURES
s
3.0V to 3.6 V Supply
s
Read Access Times:
s
CMOS and TTL Compatible I/O
s
Automatic Page Write Operation:
– 250/300/350ns
s
Low Power CMOS Dissipation:
– 1 to 32 Bytes in 5ms
– Page Load Timer
s
End of Write Detection:
– Active: 8 mA Max.
– Standby: 100
µ
A Max.
s
Simple Write Operation:
– Toggle Bit
DATA
Polling
s
Hardware and Software Write Protection
s
100,000 Program/Erase Cycles
s
100 Year Data Retention
– On-Chip Address and Data Latches
– Self-Timed Write Cycle with Auto-Clear
s
Fast Write Cycle Time:
– 5ms Max.
s
Commercial, Industrial and Automotive
Temperature Ranges
DESCRIPTION
The CAT28LV64 is a low voltage, low power, CMOS
parallel E
2
PROM organized as 8K x 8-bits. It requires a
simple interface for in-system programming. On-chip
address and data latches, self-timed write cycle with auto-
clear and V
CC
power up/down write protection eliminate
additional timing and protection hardware.
DATA
Polling
and Toggle status bit signal the start and end of the self-
timed write cycle. Additionally, the CAT28LV64 features
hardware and software write protection.
The CAT28LV64 is manufactured using Catalyst’s ad-
vanced CMOS floating gate technology. It is designed to
endure 100,000 program/erase cycles and has a data
retention of 100 years. The device is available in JEDEC
approved 28-pin DIP, 28-pin TSOP, 28-pin SOIC or 32-
pin PLCC packages.
BLOCK DIAGRAM
A5–A12
ADDR. BUFFER
& LATCHES
INADVERTENT
WRITE
PROTECTION
ROW
DECODER
8,192 x 8
E
2
PROM
ARRAY
32 BYTE PAGE
REGISTER
VCC
HIGH VOLTAGE
GENERATOR
CE
OE
WE
CONTROL
LOGIC
I/O BUFFERS
TIMER
DATA POLLING
AND
TOGGLE BIT
COLUMN
DECODER
5094 FHD F02
I/O0–I/O7
A0–A4
ADDR. BUFFER
& LATCHES
© 1998 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 25035-00 2/98

推荐资源

又来又来----对对联,请赐下联
又来又来----对对联,请赐下联 电生磁,磁生电,电磁共生。...
小丸子 聊聊、笑笑、闹闹
十分蒙圈的二十层板来了
感谢@shihuntaotie 贡献的板子~:pleased:上次发的intel-815板子出来后勾搭到shihuntaotie出来放了这个据说很蒙圈的板~~下面咱们来看看shihuntaotie口中这块更多让人蒙圈的板子吧~~ 230490 ......
okhxyyo PCB设计
CF卡在CE下为什么不能当硬盘显示?
我用loadcepc做引导PC104长的CF里的CE系统,这样CF在CE下都可以当硬盘找到,今天拿了个新PC104和CF卡就结果可以启动CE系统,但找不到硬盘了?为什么那?怎么办那?我用的是研祥的PC104...
cocalli 嵌入式系统
ATMEL 串口下载线
请问 有什么可以转换并口的 东东吗(是不是用PCI的并口卡 可以当并口下载程序)?? 或者是 ATMEL 系列单片机的串口下载线 (宇宙的串口 下载线 不明确) 我的电脑没有并口 只有串口 现在用STC系 ......
LIZZY Microchip MCU
求助 FPGA管脚设定问题
我只知道有关jtag的那个bank的vccio是要接电源的 内核也要加电,但是不是那个bank的呢 要加电么,内核也哟加电么,这个一直没弄懂,还要不用的userio 怎么办呢 弱弱的问下。。。...
lixinsir FPGA/CPLD
一个PDIUSBD12的问题
我的连接方式如下: DATA0-DATA7 P0(AT89C51RC) ALE GND CS_N 接74LS138输出的片选 SUSPEND 悬空 CLKOUT 悬空 INT_N P3.3(AT89C51RC的IN ......
vv0147 嵌入式系统

热门文章更多

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1211  1404  501  1333  407  25  29  11  27  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved