电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

AS4LC1M16S1-12TC

产品描述Synchronous DRAM, 1MX16, 6ns, CMOS, PDSO50, 0.400 INCH, PLASTIC, TSOP2-50
产品类别存储    存储   
文件大小518KB,共28页
制造商ALSC [Alliance Semiconductor Corporation]
下载文档 详细参数 选型对比 全文预览

AS4LC1M16S1-12TC概述

Synchronous DRAM, 1MX16, 6ns, CMOS, PDSO50, 0.400 INCH, PLASTIC, TSOP2-50

AS4LC1M16S1-12TC规格参数

参数名称属性值
厂商名称ALSC [Alliance Semiconductor Corporation]
零件包装代码TSOP2
包装说明TSOP2,
针数50
Reach Compliance Codeunknown
ECCN代码EAR99
访问模式DUAL BANK PAGE BURST
最长访问时间6 ns
其他特性AUTO/SELF REFRESH
JESD-30 代码R-PDSO-G50
长度20.95 mm
内存密度16777216 bit
内存集成电路类型SYNCHRONOUS DRAM
内存宽度16
功能数量1
端口数量1
端子数量50
字数1048576 words
字数代码1000000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织1MX16
封装主体材料PLASTIC/EPOXY
封装代码TSOP2
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
认证状态Not Qualified
座面最大高度1.2 mm
自我刷新YES
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子形式GULL WING
端子节距0.8 mm
端子位置DUAL
宽度10.16 mm
Base Number Matches1

文档预览

下载PDF文档
Advance information
3.3V 2M
×
8/1M
×
16 CMOS synchronous DRAM
Features
• Organization
- 1,048,576 words × 8 bits × 2 banks (2M × 8)
11 row, 9 column address
- 524,288 words × 16 bits × 2 banks (1M × 16)
11 row,8 column address
AS4LC2M8S1
AS4LC1M16S1
• All signals referenced to positive edge of clock, fully
synchronous
• Dual internal banks controlled by A11 (bank select)
• High speed
- 143/125/100 MHz
- 7/8/10 ns clock access time
• PC100 functionality
• Automatic and direct precharge including concurrent
autoprecharge
• Burst read, write/Single write
• Random column address assertion in every cycle, pipelined
operation
• LVTTL compatible I/O
• 3.3V power supply
• JEDEC standard package, pinout and function
- 400 mil, 44-pin TSOP II (2M × 8)
- 400 mil, 50-pin TSOP II (1M × 16)
• Low power consumption
- Active: 576 mW max
- Standby: 7.2 mW max, CMOS I/O
• 2048 refresh cycles, 64 ms refresh interval
• Auto refresh and self refresh (2K self refresh mode at 64 ms)
• Read/write data masking
• Programmable burst length (1/2/4/8/ full page)
• Programmable burst sequence (sequential/interleaved)
• Programmable CAS latency (1/2/3)
Pin arrangement
TSOP II
V
CC
DQ0
V
SSQ
DQ1
V
CCQ
DQ2
V
SSQ
DQ3
V
CCQ
NC
NC
WE
CAS
RAS
CS
A11
A10
A0
A1
A2
A3
V
CC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
V
SS
DQ7
V
SSQ
DQ6
V
CCQ
DQ5
V
SSQ
DQ4
V
CCQ
NC
NC
DQM
CLK
CKE
NC
A9
A8
A7
A6
A5
A4
V
SS
V
CC
DQ0
DQ1
V
SSQ
DQ2
DQ3
V
CCQ
DQ4
DQ5
V
SSQ
DQ6
DQ7
V
CCQ
LDQM
WE
CAS
RAS
CS
A11
A10
A0
A1
A2
A3
V
CC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
TSOP II
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
AS4LC1M16S0
V
SS
DQ15
DQ14
V
SSQ
DQ13
DQ12
V
CCQ
DQ11
DQ10
V
SSQ
DQ9
DQ8
V
CCQ
NC
UDQM
CLK
CKE
NC
A9
A8
A7
A6
A5
A4
V
SS
Pin designation
Pin(s)
DQM (2M × 8)
UDQM/LDQM (1M × 16)
A0 to A10
A11
DQ0 to DQ7 (2M
×
8)
DQ0 to DQ15 (1M
×
16)
RAS
CAS
WE
CS
V
CC
, V
CCQ
V
SS
, V
SSQ
CLK
CKE
Description
Output disable/write mask
RA0 – 10
Address inputs CA0 – 7 (
×
16)
CA0 – 8 (
×
8)
Bank address (BA)
Input/output
Row address strobe
Column address strobe
Write enable
Chip select
Power (3.3V ± 0.3V)
Ground
Clock input
Clock enable
AS4LC2M8S0
LEGEND
Configuration
Refresh Count
Row Address
Bank Address
Column Address
2M
×
8
1M
×
8
×
2 banks
2K
2K (A0 – A10)
2 (BA)
512 (A0 – A8)
1M
×
16
512K
×
16
×
2 banks
2K
2K (A0 – A10)
2 (BA)
256 (A0 – A7)
Selection guide
Symbol
Bus frequency (CL = 3)
Maximum clock access time (CL = 3)
Minimum input setup time
Minimum input hold time
Row cycle time (CL = 3, BL = 1)
Maximum operating current ([
×
16], RD or
WR, CL = 3), BL = 2
Maximum CMOS standby current, self refresh
7/5/00
–7
143
5.5
2
1.0
70
130
1
–8
125
6
2
1.0
80
100
1
–10
100
6
2
1.0
80
100
1
Unit
MHz
ns
ns
ns
ns
mA
mA
f
Max
t
AC
t
S
t
H
t
RC
I
CC1
I
CC6
ALLIANCE SEMICONDUCTOR
1
Copyright ©2000 Alliance Semiconductor. All rights reserved.

AS4LC1M16S1-12TC相似产品对比

AS4LC1M16S1-12TC AS4LC1M16S1-10TC AS4LC1M16S1-8TC
描述 Synchronous DRAM, 1MX16, 6ns, CMOS, PDSO50, 0.400 INCH, PLASTIC, TSOP2-50 Synchronous DRAM, 1MX16, 6ns, CMOS, PDSO50, 0.400 INCH, PLASTIC, TSOP2-50 Synchronous DRAM, 1MX16, 6ns, CMOS, PDSO50, 0.400 INCH, PLASTIC, TSOP2-50
厂商名称 ALSC [Alliance Semiconductor Corporation] ALSC [Alliance Semiconductor Corporation] ALSC [Alliance Semiconductor Corporation]
零件包装代码 TSOP2 TSOP2 TSOP2
包装说明 TSOP2, TSOP2, TSOP50,.46,32 TSOP2, TSOP50,.46,32
针数 50 50 50
Reach Compliance Code unknown unknown unknown
ECCN代码 EAR99 EAR99 EAR99
访问模式 DUAL BANK PAGE BURST DUAL BANK PAGE BURST DUAL BANK PAGE BURST
最长访问时间 6 ns 6 ns 6 ns
其他特性 AUTO/SELF REFRESH AUTO/SELF REFRESH AUTO/SELF REFRESH
JESD-30 代码 R-PDSO-G50 R-PDSO-G50 R-PDSO-G50
长度 20.95 mm 20.95 mm 20.95 mm
内存密度 16777216 bit 16777216 bit 16777216 bit
内存集成电路类型 SYNCHRONOUS DRAM SYNCHRONOUS DRAM SYNCHRONOUS DRAM
内存宽度 16 16 16
功能数量 1 1 1
端口数量 1 1 1
端子数量 50 50 50
字数 1048576 words 1048576 words 1048576 words
字数代码 1000000 1000000 1000000
工作模式 SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS
最高工作温度 70 °C 70 °C 70 °C
组织 1MX16 1MX16 1MX16
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSOP2 TSOP2 TSOP2
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE SMALL OUTLINE, THIN PROFILE SMALL OUTLINE, THIN PROFILE
认证状态 Not Qualified Not Qualified Not Qualified
座面最大高度 1.2 mm 1.2 mm 1.2 mm
自我刷新 YES YES YES
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 3 V 3 V 3 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES
技术 CMOS CMOS CMOS
温度等级 COMMERCIAL COMMERCIAL COMMERCIAL
端子形式 GULL WING GULL WING GULL WING
端子节距 0.8 mm 0.8 mm 0.8 mm
端子位置 DUAL DUAL DUAL
宽度 10.16 mm 10.16 mm 10.16 mm
Base Number Matches 1 1 1
是否Rohs认证 - 不符合 不符合
最大时钟频率 (fCLK) - 100 MHz 125 MHz
I/O 类型 - COMMON COMMON
交错的突发长度 - 1,2,4,8 1,2,4,8
JESD-609代码 - e0 e0
输出特性 - 3-STATE 3-STATE
封装等效代码 - TSOP50,.46,32 TSOP50,.46,32
峰值回流温度(摄氏度) - 240 240
电源 - 3.3 V 3.3 V
刷新周期 - 4096 4096
连续突发长度 - 1,2,4,8,FP 1,2,4,8,FP
最大待机电流 - 0.002 A 0.002 A
最大压摆率 - 0.12 mA 0.13 mA
端子面层 - Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb)
处于峰值回流温度下的最长时间 - NOT SPECIFIED NOT SPECIFIED
SAR ADC 的输入注意事项
转自:deyisupport 您是否知道输入信号可能会影响为应用选择最佳逐次逼近寄存器 (SAR) 模数转换器 (ADC) 的方式?在我们听到“输入”两个字时,脑海里会立即浮现频率、幅值、正弦波以及锯 ......
maylove 模拟与混合信号
芯片烧写出现问题
我下载stm32程序时出现“cannotaccessmemory”的对话框,是不是说我的芯片不能再烧啦?谢谢...
leon32455 stm32/stm8
为什么门电路很多都是反向的?
好多元件,喜欢用与非门,或非门,这样输入和输出都是取反的。感觉很麻烦,这里面有什么道理吗?...
sanqi 嵌入式系统
哪位大哥能提供下载:SAP KERNEL ORACLE 文件的地址吗?
哪位大哥能提供下载:SAP KERNEL ORACLE 文件的地址吗? 我在安装SAP IDES4.7时,发现少了一个文件目录,即:SAP KERNEL ORACLE, 请各位高手帮帮我! 我已经安装很多次了,不过到了需要CD ke ......
zhuxindesign 嵌入式系统
help2416开发板LCD修改问题
大侠们晚上好!我是菜鸟,现请教个问题,help2416开发板修改LCD的时序是在哪个文件夹里面?因为有些显示屏的时序不同会导致一样的分辨率一样的尺寸显示的效果就是有偏差,要么暗,要么有网纹,所 ......
hncspjh 嵌入式系统
关于FPGA进行采样时,时钟与数据不同步的问题。
253766 上图是我的系统结构,FPGA使用AD产生的120M差分时钟作为时钟,通过一个DCM生成120M,240M的时钟,使用DCM生成的时钟作为AD采样时钟来采样并行14bit差分数据。每次修改了FPGA的代码时,都 ......
woshifeng FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1604  1395  2396  1085  781  10  56  31  32  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved