电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962R0521401VYX

产品描述Clock Generator, 200MHz, CMOS, CPGA49, 9 X 9 MM, CERAMIC, CGA-49
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小316KB,共21页
制造商Cobham PLC
下载文档 详细参数 全文预览

5962R0521401VYX概述

Clock Generator, 200MHz, CMOS, CPGA49, 9 X 9 MM, CERAMIC, CGA-49

5962R0521401VYX规格参数

参数名称属性值
包装说明SPGA,
Reach Compliance Codeunknown
ECCN代码EAR99
JESD-30 代码S-CPGA-P49
长度9 mm
端子数量49
最高工作温度125 °C
最低工作温度-55 °C
最大输出时钟频率200 MHz
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码SPGA
封装形状SQUARE
封装形式GRID ARRAY, SHRINK PITCH
主时钟/晶体标称频率200 MHz
认证状态Not Qualified
筛选级别MIL-PRF-38535 Class V
最大供电电压3.6 V
最小供电电压3 V
标称供电电压3.3 V
表面贴装NO
技术CMOS
温度等级MILITARY
端子形式PIN/PEG
端子节距1.27 mm
端子位置PERPENDICULAR
总剂量100k Rad(Si) V
宽度9 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT7R995 RadHard Clock Generator
Advanced Data Sheet
March 21, 2005
PM
4F0
4F1
sOE
PD/DIV
PE/HD
V
DD
V
DD
Q3
3Q1
3Q0
V
SS
V
SS
V
DD
FB
V
DD
V
SS
V
SS
2Q1
2Q0
V
DD
Q1
LOCK
V
SS
DS0
DS1
1F0
FEATURES:
+3.3V Core Power Supply
+2.5V or +3.3V Clock Output Power Supply
- Independent Clock Output Bank Power Supplies
Output frequency range: 6 MHz to 200 MHz
Output-output skew < 100 ps
Cycle-cycle jitter < 100 ps
± 2% maximum output duty cycle
Eight LVTTL outputs with selectable drive strength
Selectable positive- or negative-edge synchronization
Selectable phase-locked loop (PLL) frequency range and
lock indicator
Phase adjustments in 625 to 1300 ps steps up to ± 7.8 ns
(1-6,8,10,12) x multiply and (1/2,1/4) x divide ratios
Compatible with Spread-Spectrum reference clocks
Power-down mode
Selectable reference input divider
Radiation performance
- Total-dose tolerance: 100 krad (Si) to >1 Mrad (Si)
- SEL Immune > 109 MeV-cm
2
/mg
- SEU Saturated Cross Section: 1E-8cm
2
/device
- SEU LET
onset
: 109 MeV-cm
2
/mg
Military temperature range: -55
o
C to +125
o
C
Packaging options:
- 48-Lead Ceramic Flatpack
- 49-Pin Ceramic CGA (PENDING)
Standard Microcircuit Drawing: 5962-05214
- QML-Q and QML-V compliant part
INTRODUCTION:
The UT7R995 is a low-voltage, low-power, eight-output, 6-to-
200 MHz clock driver. It features output phase programmabil-
ity which is necessary to optimize the timing of high-perfor-
mance microprocessor and communication systems.
The user programs both the frequency and the phase of the out-
put banks through nF[1:0] and DS[1:0] pins. The adjustable
phase feature allows the user to skew the outputs to lead or lag
the reference clock. Connect any one of the outputs to the
feedback input to achieve different reference frequency multi-
plication and division ratios.
The device also features split output bank power supplies
which enable the user to run two banks (1Qn and 2Qn) at a
power supply level different from that of the other 2 banks
(3Qn and 4Qn). The ternary PE/HD pin controls the synchro-
nization of output signals to either the rising or the falling edge
of the reference clock and selects the drive strength of the out-
put buffers. The UT7R995 interfaces to either a digital clock
reference or a quartz crystal. The flexible reference interface
maximizes the number of reference options available to the
user.
EN
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
T
1
A
B
C
D
E
F
G
V
SS
V
SS
3Q0
V
DD
2Q0
V
SS
V
SS
2
PE/HD
V
DD
3Q1
V
SS
3
3F1
3F0
4
5
6
7
V
SS
V
SS
4Q0
V
DD
1Q0
V
SS
V
SS
UT7R995
PD/DIV
sOE
4F1
FS
4F0
V
DD
4Q1
V
SS
1Q1
V
DD
TEST
V
DD
Q3 XTAL1
V
SS
FB
V
DD
Q4
V
DD
V
DD
Q1
1F0
1F1
2Q1
V
DD
Q1 XTAL2
2F0
LOCK
DS1
V
DD
DS0
2F1
Figure 1a. 49-Pin Ceramic CGA (9mm x 9mm)
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
3F1
3F0
FS
V
SS
V
SS
V
DD
Q4
4Q1
4Q0
V
SS
V
SS
V
DD
XTAL1
XTAL2
V
DD
V
SS
V
SS
1Q1
1Q0
V
DD
Q1
V
SS
TEST
2F1
2F0
1F1
IN
D
EV
EL
1
O
Figure 1b. 48-Lead Ceramic Flatpack Pin Description
急!!!!!!!!能提供一款超声波的收发的芯片或是电路
急!!!!!!!!能提供一款超声波的收发的芯片或是电路...
wangshujun 嵌入式系统
【第一弹】嵌入式工程师面试题
为大家整理了一些面试经常会遇到的题目,希望这些干货对大家面试有所帮助。 一.已知一个数组table,用一个宏定义,求出数据的元素个数 答: #define NTBL (sizeof(tabl 二.一个32位的 ......
huaqingyuanjian 编程基础
Q:如何根据输出电压来改变PWM占空比
检测输出电压来判断是增加还是减小PWM的占空比(控制开关管),请问这个增加多少和减少多少,应该怎么处理呢,能否直接加1或者减1 啊。。。。...
喜鹊王子 TI技术论坛
关于keil的问题求助前辈
我在用KEIL编程的时候,发现mian.c函数的前面有三个点, 后面查资料说是没有参与编译。 如图 下载 (9.33 KB) 2010-10-1 20:44 请问下KEIL是在哪里设置函数是否 ......
zrb3338044 stm32/stm8
Stellaris M3 选型表 ,含芯片系列(Tempest,Sandstorm..)
附件是ti stellaris m3 芯片的选型表,里面有各种芯片是对应哪个系列的对应关系。很多客户可能不知道一个型号究竟是那个系列的芯片,用这个选型表最容易查出来。68030...
苏carey 微控制器 MCU
EEWORLD大学堂----斩波电路(4) - 升压斩波电路原理
斩波电路(4) - 升压斩波电路原理:https://training.eeworld.com.cn/course/2274...
hi5 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2847  1154  574  324  2443  58  24  12  7  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved