电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA715M000DGR

产品描述LVDS Output Clock Oscillator, 715MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BA715M000DGR概述

LVDS Output Clock Oscillator, 715MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA715M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率715 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
基于FPGA的CPU设计
537414 ...
至芯科技FPGA大牛 FPGA/CPLD
Bluetooth 5.0协议一个主设备可以连接多少从设备?
Bluetooth 5.0协议一个主设备可以连接多少从设备? ...
une001 无线连接
DM642是怎么输出地址的?
我在学习DM642的东西。我有一个问题:DM642的地址只有20位,那么比如CE1有256MB空间,20位地址怎么能访问这么宽的空间?256MB需要28位地址呀?如果分成行地址与列地址输出,那么输出过程是什么 ......
muplj DSP 与 ARM 处理器
关于FPC线路板金属薄膜的介绍
线路板在制作过程中会用到的特殊金属薄膜包含以下几种: 1.吕薄膜 吕薄膜已经用在一些特别应用上,这些领域期待降低重量或者成本,当然其设计会适应使用需要,吕薄膜经过证实用在 ......
方学放 PCB设计
求推荐做最小系统的公司
以前一直用的是DSP2812的开发板,后面想用一些最小系统,但是像合众达、闻亭这些公司都不做最小系统的,想请各位推荐一下国内做最小系统还不错的公司,当然,杭州的最好,其他地方的也行。谢谢 ......
mrwoshishei DSP 与 ARM 处理器
收到液晶和MP3的PCB,拍照秀图。
哈哈,终于收到TFT转接板和MP3的PCB,晚上回去多拍几张照片,秀秀图。。。 53073 53074 53075 53076 53077 53078 53079 53080 本帖最后由 zhaojun_xf 于 2010-9-3 18:37 编辑 ]...
zhaojun_xf 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 667  1023  1331  537  1594  38  21  17  35  32 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved