电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

NAND01GR4A2DZA1T

产品描述64MX16 FLASH 1.8V PROM, 15000ns, PBGA63, 8.50 X 15 MM, 1.20 MM HEIGHT, 0.80 MM PITCH, TFBGA-63
产品类别存储    存储   
文件大小150KB,共5页
制造商ST(意法半导体)
官网地址http://www.st.com/
下载文档 详细参数 全文预览

NAND01GR4A2DZA1T概述

64MX16 FLASH 1.8V PROM, 15000ns, PBGA63, 8.50 X 15 MM, 1.20 MM HEIGHT, 0.80 MM PITCH, TFBGA-63

NAND01GR4A2DZA1T规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称ST(意法半导体)
零件包装代码BGA
包装说明8.50 X 15 MM, 1.20 MM HEIGHT, 0.80 MM PITCH, TFBGA-63
针数63
Reach Compliance Codecompliant
ECCN代码3A991.B.1.A
最长访问时间15000 ns
JESD-30 代码R-PBGA-B63
JESD-609代码e0
内存密度1073741824 bit
内存集成电路类型FLASH
内存宽度16
功能数量1
端子数量63
字数67108864 words
字数代码64000000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织64MX16
封装主体材料PLASTIC/EPOXY
封装代码BGA
封装形状RECTANGULAR
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)NOT SPECIFIED
编程电压1.8 V
认证状态Not Qualified
最大供电电压 (Vsup)1.95 V
最小供电电压 (Vsup)1.65 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式BALL
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
类型NAND TYPE
Base Number Matches1

文档预览

下载PDF文档
NAND FLASH
528 Byte, 264 Word Page Family
128 Mbit, 256 Mbit, 512 Mbit, 1 Gbit (x8/x16)
1.8V, 3V Supply Flash Memories
DATA BRIEFING
FEATURES SUMMARY
s
HIGH DENSITY NAND FLASH MEMORIES
– Up to 1 Gbit memory array
– Up to 32Mbit spare area
– Cost effective solutions for mass storage ap-
plications
s
Figure 1. Packages
NAND INTERFACE
– x8 or x16 bus width
– Multiplexed Address/ Data
– Pinout compatibility for all densities
TSOP48
12 x 20 mm
s
SUPPLY VOLTAGE
– 1.8V device: V
CC
= 1.65 to 1.95V
– 3.0V device: V
CC
= 2.7 to 3.6V
FBGA
s
PAGE SIZE
– x8 device: (512 + 16 spare) Bytes
– x16 device: (256 + 8 spare) Words
VFBGA63 8.5x15x1 mm
TFBGA63 8.5x15x1.2 mm
VFBGA63 9x11x1 mm
s
BLOCK SIZE
– x8 device: (16K + 512 spare) Bytes
– x16 device: (8K + 256 spare) Words
s
AUTOMATIC PAGE 0 READ AT POWER-UP
OPTION
– Boot from NAND support
– Automatic Memory Download
s
PAGE READ / PROGRAM
– Random access: 12µs (max)
– Sequential access: 50ns (min)
– Page program time: 200µs (typ)
s
s
SERIAL NUMBER OPTION
HARDWARE DATA PROTECTION
– Program/Erase locked during Power transi-
tions
s
COPY BACK PROGRAM MODE
– Fast page copy without external buffering
CACHE PROGRAM MODE
– Internal Cache Register to improve the pro-
gram throughput
s
s
DATA INTEGRITY
– 100,000 Program/Erase cycles
– 10 years Data Retention
s
FAST BLOCK ERASE
– Block erase time: 2ms (Typ)
STATUS REGISTER
ELECTRONIC SIGNATURE
CHIP ENABLE ‘DON’T CARE’ OPTION
– Simple interface with microcontroller
s
DEVELOPMENT TOOLS
– Error Correction Code software and hard-
ware models
– Bad Blocks Management and Wear Leveling
algorithms
– PC Demo board with simulation software
– File System OS Native reference software
– Hardware simulation models
s
s
s
August 2003
For further information please contact the STMicroelectronics distributor nearest to you.
1/5
TI 电源设计小贴士 22
欢迎来到电源设计小贴士!随着现在对更高效、更低成本电源解决方案需求的强调,我们创建了该专栏,就各种电源管理课题提出一些对您有帮助的小技巧。该专栏面向各级设计工程师。无论您是从事电源 ......
trevor 模拟与混合信号
【UFUN学习】学习之旅前奏
本帖最后由 Bingqi23 于 2016-7-25 09:27 编辑 今天终于收到了ufun学习板,打开盒子,好Q的一块小板子哟,哈哈。。。。 Mark一下,即将开始我的学习之旅 上图一直提示 Security Error ......
Bingqi23 stm32/stm8
搞嵌入式ARM RABBIT应用的同仁请进
喜欢嵌入式的同仁 请加QQ群 104759788 共同交流...
zzy360 ARM技术
DIY音乐显示器(图、软件)
音乐显示器Windows的音乐播放器里,纯音乐播放时,会有绚丽多彩的烟雾似的图案伴随着音乐的节奏和旋律,真是美丽。我曾经设想,如果把这种效果放在舞台上,或者酒吧里,效果肯定不错,这个产品 ......
brotherder DIY/开源硬件专区
全屏播放与置顶的问题
我在目标机上运行Media Player并且全屏播放,当我在启动另外一个进程,并且让他置顶,确无效,有人知道是怎么回事吗?我的置顶函数是这样调用的 SetWindowPos(m_hWnd, HWND_TOPMOST, 0, 0, 0, ......
fkuepl051 嵌入式系统
基于ZX-2型FPGA开发板的串口示波器(二)
串口发送与接收模块设计代码分析 1.1Tx_Bps_GenTx_Bps_Gen为发送波特率生成模块,每当有Byte_En信号到来时,即开始产生发送一个完整字节的数据需要的完整波特率时钟信号。 本设计,波特率支 ......
小梅哥 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2513  922  1876  2313  396  4  46  18  39  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved