电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC908M000DGR

产品描述LVDS Output Clock Oscillator, 908MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC908M000DGR概述

LVDS Output Clock Oscillator, 908MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC908M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率908 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
兼顾性能与效率,TI DSP助力NEC打造顶级3G基站
NEC公司在其WCDMA宏基站系列中选择了TI的DSP产品,从而成功实现了目前最高级3G基站的部署。TI最新的TMS320TCI6487单芯片多内核3GHz可编程DSP,可以提高性能与系统效率,并减小基站解决方 ......
weifen DSP 与 ARM 处理器
EEWORLD大学堂----PRU-ICSS:处理器与多个ADC接口
PRU-ICSS:处理器与多个ADC接口:https://training.eeworld.com.cn/course/5018...
wanglan123 聊聊、笑笑、闹闹
跟夏老师学FPGA(16)硬件描述语言概述
http://www.tudou.com/v/EmeQwTQ7XHE/v.swf...
soso FPGA/CPLD
关于拉电流和灌电流的问题!!!
1:如果LED采用上拉电阻的方法点亮,那么i/0 低电平时 电流因旁路就会流入 MUC ,假设 电阻 1K LED2V ,(5)/1000 =5ma ,如果 32个I/0口 都采用此方法接灯,那么全部I/O口为0时 (led全 ......
刘W杰 51单片机
分享几本书
代码的未来 第一章 编程的时间和空间   1.1  编程的本质 3   编程的本质是思考 4   创造世界的乐趣 4   快速提高的性能改变了社会 5   以不变应万变 8   摩尔定律的局 ......
白丁 综合技术交流
看4岁的孩子如何“操作”iPad
笔者有一个4岁和2岁的男孩。在周末等待吃晚饭的时候,笔者对两人说“拿去,愿意怎么玩就怎么玩吧”,说着便不动声色地将iPad递给了他们。   他们到底会怎样打开电源呢……?说时迟那时快 ......
banana 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1752  1959  2442  470  746  5  31  43  38  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved