电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BC285M000DG

产品描述LVDS Output Clock Oscillator, 285MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BC285M000DG概述

LVDS Output Clock Oscillator, 285MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BC285M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率285 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP430G2332进入LPM3模式后测得功耗仍然很大,大概180微安,不知道怎么回事?
MSP430G2332进入LPM3模式后测得功耗仍然很大,大概180微安,不知道怎么回事?后来把nrf2401和看门狗都拆掉了,把不用io口都设为输出,功耗还是180微安左右(现在程序就只有个初始化,然后进入LP ......
yuanpeng 微控制器 MCU
聊聊最便宜的单片机有哪些
各位大虾,单片机的优点恰恰在于廉价而够用,由于本册讨论不涉及具体的应用环境,只讨论成本兼顾可靠性。请大家把认为最便宜的单片机列出来。供大家讨论参考。 我知道的有STC11F04,STM8S003等 ......
renzhi6 51单片机
系统死机和中断
我的电脑以AD-HOC方式传送文件的时候会死机。 ...
bg4xda 嵌入式系统
第四篇:第一个工程,四个LED的流水灯。
看原理图,确认输入输出。我们要用到时钟输入CLK(PIN_24)。四个LED灯输出DS_DP(PIN_3),DS_G(PIN_2),DS_C(PIN_1),DS_D(PIN_141).打开软件,新建一个工程向导。157740157741下一步157742下一步, ......
boming FPGA/CPLD
vxworks下demo显示程序的编写
目前只是实现了基本的收发功能!!(板子上有七个串口)不知道还能添加一些什么功能??感觉串口就那么简单,没什么好演示的亚...
liyq007 实时操作系统RTOS
PIC16F629_675芯片中文数据手册
...
chinalee1990 Microchip MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1089  75  757  150  273  23  53  45  14  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved