电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3PE600-2FFGG256

产品描述Field Programmable Gate Array, 600000 Gates, CMOS, PBGA256, 1 MM PITCH, FBGA-256
产品类别可编程逻辑器件    可编程逻辑   
文件大小1MB,共160页
制造商Actel
官网地址http://www.actel.com/
标准
下载文档 详细参数 全文预览

A3PE600-2FFGG256概述

Field Programmable Gate Array, 600000 Gates, CMOS, PBGA256, 1 MM PITCH, FBGA-256

A3PE600-2FFGG256规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Actel
包装说明1 MM PITCH, FBGA-256
Reach Compliance Codecompliant
JESD-30 代码S-PBGA-B256
JESD-609代码e1
长度17 mm
湿度敏感等级3
等效关口数量600000
端子数量256
最高工作温度70 °C
最低工作温度
组织600000 GATES
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
峰值回流温度(摄氏度)260
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.68 mm
最大供电电压1.575 V
最小供电电压1.425 V
标称供电电压1.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN SILVER COPPER
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间40
宽度17 mm
Base Number Matches1

文档预览

下载PDF文档
Advanced v0.2
ProASIC3E Flash Family FPGAs
Features and Benefits
High Capacity
600 k to 3 Million System Gates
108 k to 504 kbits of True Dual-Port SRAM
Up to 616 User I/Os
130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS
Process
Live-At-Power-Up Level 0 Support
Single-Chip Solution
Retains Programmed Design When Powered-Off
1 kbit of FlashROM (FROM)
150+ MHz Internal System Performance with 3.3 V,
66 MHz 64-bit PCI
Up to 350 MHz External System Performance
Secure ISP Using On-Chip 128-Bit AES Decryption via
JTAG (IEEE1532-compliant)
FlashLock™ to Secure FPGA Contents
1.5 V Core Voltage for Low Power
Support for 1.5-V-Only Systems
Low-Impedance Flash Switches
Segmented, Hierarchical Routing and Clock Structure
Ultra-Fast Local and Long-Line Network
Enhanced High-Speed, Very Long-Line Network
High-Performance, Low-Skew Global Network
Architecture Supports Ultra-High Utilization
Pro (Professional) I/O
700 Mbps DDR, LVDS-Capable I/Os
1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
Bank-Selectable I/O Voltages – Up to 8 Banks per Chip
Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V, 3.3 V PCI / 3.3 V PCI-X, and LVCMOS
2.5 V / 5.0 V Input
Differential I/O Standards: LVPECL and LVDS
Voltage-Referenced I/O Standards: GTL+ 2.5 V / 3.3 V,
GTL 2.5 V / 3.3 V, HSTL Class 1 and 2, SSTL2 Class 1 and 2,
SSTL3 Class 1 and 2
I/O Registers on Input, Output, and Enable Paths
Hot-Swappable I/Os
Programmable Output Slew Rate and Drive Strength
Programmable Input Delay, Weak Pull-Up/Down
Schmitt-Trigger Option on Single-Ended Inputs
Weak Pull-Up/Down
IEEE1149.1 (JTAG) Boundary-Scan Test
Pin-Compatible Packages Across the ProASIC3E Family
Six CCC Blocks, Each with an Integrated PLL
Flexible Phase Shift, Multiply/Divide, and Delay
Capabilities
Wide Input Frequency Range (1.5 MHz to 350 MHz)
Variable-Aspect Ratio 4,608-bit RAM Blocks (x1, x2, x4,
x9, x18 Organizations Available)
True Dual-Port SRAM (except x18)
24 SRAM and FIFO Configurations with Synchronous
Operation up to 350 MHz
Programmable Embedded FIFO Control Logic
Reprogrammable Flash Technology
On-Chip User Nonvolatile Memory
Performance
Clock Conditioning Circuit (CCC) and PLL
In-System Programming (ISP) and Security
Low Power
SRAMs and FIFOs
High-Performance Routing Hierarchy
Table 1 •
ProASIC3E Product Family
A3PE600
600 k
13,824
108
24
1k
Yes
6
18
8
270
PQ208
FG256, FG484
A3PE1500
1.5 M
38,400
270
60
1k
Yes
6
18
8
439
PQ208
FG484, FG676
A3PE3000
3M
75,264
504
112
1k
Yes
6
18
8
616
PQ208
FG484, FG896
System Gates
VersaTiles (D-Flip-Flops)
RAM kbits (1,024 bits)
4,608 Bit Blocks
FlashROM (FROM) Bits
Secure (AES) ISP
CCCs with Integrated PLLs
1
VersaNet Globals
2
I/O Banks
Maximum User I/Os
Package Pins
PQFP
FBGA
Notes:
1. The PQ208 package has six CCCs and two PLLs.
2. Six chip (main) and three quadrant global networks are available.
3. For devices supporting lower densities, refer to the
ProASIC3 Flash FPGAs
datasheet.
January 2005
© 2005 Actel Corporation
i
See Actel’s website for the latest version of the datasheet.
GPRS设备如何和接入公网的具有静态IP的计算机进行数据通讯?
请有经验的大侠们说一说,车载GPRS设备如何与监控中心的计算机进行数据通讯,还有,如果在火车上,这个供电问题怎么解决呢...
zhangle0922 嵌入式系统
100分求助串口驱动问题
小弟在看串口驱动的PDD层时,有以下问题不清楚,请高手帮助解决一下 先谢谢啦 1.LOOKUP_TBL 是否结构体,具体定义是什么 2.PHYSICAL_ADDRESS 是否结构体,具体定义是什么 3.HalTranslat ......
ghjkl 嵌入式系统
学习的话S3C2440和S3C6410该如何选择?
感觉S3C6410是将来的趋势,毕竟是ARM11,比ARM9要高端一些。今年上大四,打算暑假学学嵌入式技术 ,到时好找工作。在论坛看了好久,好多都是说S3C2440的,S3C6410的资料好少。不知道明年哪个会 ......
feiling90 嵌入式系统
100 分求一个 Windows CE 6.0 正式版下载…
今天收到了开发板,老板给的光盘里 CE 6.0 居然是 120 天试用的,而不是正式版…100 分求一个正式版下载,非常感激!...
qiu_yinong 嵌入式系统
关于串口控制台波特率的设置问题?
在板子的初始化中 找到了这个代码 我现在想该动串口控制台的波特率,但发现这个代码 始终没有找到这个波特率的设置 我现在控制台波特率是38400 请教大家 我如何在内核中修改啊 我想改成115200 ......
lnf99 嵌入式系统
PAD2005视频,看看吧,比PROTEL强大
50437...
ddllxxrr PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2503  2396  382  1727  347  23  50  21  54  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved