电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CC80M0000BGR

产品描述CMOS Output Clock Oscillator, 80MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550CC80M0000BGR概述

CMOS Output Clock Oscillator, 80MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550CC80M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
最大控制电压3.3 V
最小控制电压
频率调整-机械NO
频率偏移/牵引率150 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率80 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸177.8mm x 127.0mm x 41.91mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
利用OCSUnk嵌入式对象调试访问DSP内存
利用MATLAB的面向对象编程技术和CCSLink技术,可以为目标程序中的所有C符号创建嵌入式对象,并通过对象来操作该C符号。 在本程序中,首先复位DSP并创建一个嵌入式对象: restart(cc) ......
Aguilera DSP 与 ARM 处理器
电话机手柄侧音消除电路
现在想用WM8978芯片做一个数字电话机,选用的电话机手柄测试过程中有一个问题,就是听筒中能听到自己说话的声音,查找资料说要设计一个侧音消除电路,这种现象是否是因为有侧音存在,是否 ......
duhang 模拟电子
【晒样片】+这次不开心
本帖最后由 247153481 于 2015-9-24 13:22 编辑 看到论坛的活动,还是忍不住申请了。 首先呢还是很感谢TI很容易就通过了申请,不过,只通过了一半,可能是我太贪心了。。。。。。 215464 ......
247153481 TI技术论坛
TMS320C6713与TMS320C6713B区别
TMS320C6713B是TMS320C6713的升级版本,将Silicon Revision升级到了2.0,两者的区别在“spra851h”的文档中有注明参见链接:http://www.ti.com/lit/an/spra851h/spra851h.pdf ......
fish001 微控制器 MCU
贴片式封装查询表含目录20180517
此内容由EEWORLD论坛网友青云148原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
青云148 PCB设计
925MHZ to 2175MHZ RF设计
知道1/4波长射频个公式:波长(天线)=(300/f)*0.25*0.96 这个F是指一个固定频率么,现在我的频率是925MHZ to 2175MHZ ,天线长度该如何设置呢?...
maker 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1700  789  226  45  2555  38  21  14  5  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved