电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550CD38M8800BG

产品描述CMOS Output Clock Oscillator, 38.88MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小556KB,共44页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

550CD38M8800BG概述

CMOS Output Clock Oscillator, 38.88MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

550CD38M8800BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
最大控制电压3.3 V
最小控制电压
频率调整-机械NO
频率偏移/牵引率80 ppm
频率稳定性50%
JESD-609代码e4
制造商序列号550
安装特点SURFACE MOUNT
标称工作频率38.88 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸177.8mm x 127.0mm x 41.91mm
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si550
V
O L TA G E
- C
O N T R O L L E D
C
R Y S TA L
O
S C I L L A T O R
(V CX O)
10 MH
Z T O
1.4 G H
Z
Features
Available with any-rate output
frequencies from 10 MHz to
945 MHz and selected frequencies
to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance
3x better frequency stability than
SAW based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, & CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Lead-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 6.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 is available with
any-rate output frequency from 10 to 945 MHz and selected frequencies to
1400 MHz. Unlike traditional VCXO’s where a different crystal is required for
each output frequency, the Si550 uses one fixed crystal to provide a wide
range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In
addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems. The Si550 IC-based VCXO is
factory configurable for a wide variety of user specifications, including
frequency, supply voltage, output format, tuning slope, and temperature
stability. Specific configurations are factory programmed at time of shipment,
thereby eliminating long lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK–
CLK+
Fixed
Frequency
XO
Any-rate
10-1400 MHz
DSPLL
®
Clock Synthesis
ADC
Vc
OE
GND
Rev. 0.5 7/06
Copyright © 2006 by Silicon Laboratories
Si550
STM8S105S4T6C IIC协议
STM8S105S4T6C I2C 通信 大神懂得给讲讲~~ 万分感谢!! ...
357723020 stm32/stm8
企业面试电子类面试题[数字电路]
1、同步电路和异步电路的区别是什么?(仕兰微电子) 2、什么是同步逻辑和异步逻辑?(汉王笔试) 同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 3、什么 ......
zhangang 工作这点儿事
请问vxworks高手 关于reboot
6.6shell 执行了一个访问慢速设备的函数,读写的次数很多,都是必须的 每次执行函数都有几个较大的delay (1ms) 然后执行reboot函数 , 系统就挂了 请问是啥原因呢 ?...
zbk81023 实时操作系统RTOS
wince 6.0 睡眠唤醒问题
现在wince 6.0和pxa310的系统下自己写了一个播放音乐的程序,在播放音乐中按下睡眠按键,机器进入了睡眠状态,当再次按下睡眠键,机器唤醒,但是会反复播放上次音乐最后一个buffer的内容:噹噹 ......
刘文快 嵌入式系统
【颁奖礼】DSP-Sitara精品课程晒成绩颁奖啦!
活动详情:https://bbs.eeworld.com.cn/thread-355606-1-1.html 压缩密码:19950413abc 小an获得Mini 隨身碟(4G U盘)CMika获得全球通插座xin.yan获得超薄键盘Keyboardsszlj001获得手提电 ......
EEWORLD社区 DSP 与 ARM 处理器
论坛新添功能:通过上传word文档,进行发帖(多图党的福音~)
上线时间:2021年5月19日 功能说明:如图所示,点击论坛编辑器的蓝色word图标,上传你的word文档,即可将你所编辑的word文档,导入到论坛的编辑器中,进行编辑、发布。 对于多图的帖子, ......
EEWORLD社区 为我们提建议&公告

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 159  1344  1174  2528  306  6  40  47  46  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved