电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HA984M000DG

产品描述CMOS/TTL Output Clock Oscillator, 984MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HA984M000DG概述

CMOS/TTL Output Clock Oscillator, 984MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HA984M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率984 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有没有人看到WEBENCH这个积分换iPhone的活动啊?
他上面写着积分要求是: 成功使用WEBENCH 分享功能与朋友分享你的设计并被对方浏览 点击浏览他人分享的WEBENCH 设计 所以是不是谁设计了拿上来分享下,我们浏览也能得分啊~那咱们还不多攒 ......
凯哥 聊聊、笑笑、闹闹
msp430单片机ADC选择差分输入
msp430单片机ADC选择差分输入 信号输入VIN+ VIN-接GND 参考电源VREF+ 2.5V VREF- 0V 这样采出来的ADC值,怎么处理呢 举个例子,按照上面的配置, 差分输入模式 ......
qq4988 单片机
PDA 死机问题
PDA加上WIFI模块后,就有死机的情况,但几率比较小;去掉WIFI模块后PDA不会死机;请问那位道友遇到过同样的问题?...
su0 嵌入式系统
清理两块51开发板,免费送
手上有两块开发板,还有一些集成IC,LCD,吃灰多年了,现在也用不着,现在想给它们找新主人,免费赠送,一人限得一块,其它的附件,会随机随开发板赠送。 请有兴趣的网友,在回帖下面,简单说 ......
sfesdm 淘e淘
STM32101CB仿真,程序目标代码大于64K时,不能下载
使用J-LINK,程序目标代码大于64K时,不能下载 为什么?...
abin1982 stm32/stm8
msp430烧熔丝有几种方法
使用430也有一段时间了,但是关于430的烧熔丝、BSL功能和从JTAG口都flash内容一直没时间接触过,请问大家几个问题: 1. msp430烧熔丝有几种方法?要使用那些对应的工具? 2. 在熔丝不坏的情况 ......
grace811226 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1552  2897  2018  533  746  32  9  39  33  14 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved