电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3PN060Z-VQG100Y

产品描述Field Programmable Gate Array
产品类别可编程逻辑器件    可编程逻辑   
文件大小6MB,共114页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

A3PN060Z-VQG100Y概述

Field Programmable Gate Array

A3PN060Z-VQG100Y规格参数

参数名称属性值
Reach Compliance Codeunknown
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
Base Number Matches1

文档预览

下载PDF文档
Revision 11
ProASIC3 nano Flash FPGAs
Features and Benefits
Wide Range of Features
• 10 k to 250 k System Gates
• Up to 36 kbits of True Dual-Port SRAM
• Up to 71 User I/Os
Advanced I/Os
• 1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
• Bank-Selectable I/O Voltages—up to 4 Banks per Chip
• Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V
• Wide Range Power Supply Voltage Support per JESD8-B,
Allowing I/Os to Operate from 2.7 V to 3.6 V
• I/O Registers on Input, Output, and Enable Paths
• Selectable Schmitt Trigger Inputs
• Hot-Swappable and Cold-Sparing I/Os
• Programmable Output Slew Rate
and Drive Strength
• Weak Pull-Up/-Down
• IEEE 1149.1 (JTAG) Boundary Scan Test
• Pin-Compatible Packages across the ProASIC3 Family
• Up to Six CCC Blocks, One with an Integrated PLL
• Configurable Phase Shift, Multiply/Divide, Delay
Capabilities and External Feedback
• Wide Input Frequency Range (1.5 MHz to 350 MHz)
Reprogrammable Flash Technology
• 130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS
Process
• Instant On Level 0 Support
• Single-Chip Solution
• Retains Programmed Design when Powered Off
High Performance
• 350 MHz System Performance
In-System Programming (ISP) and Security
• ISP Using On-Chip 128-Bit Advanced Encryption Standard
(AES) Decryption via JTAG (IEEE 1532–compliant)
• FlashLock
®
Designed to Secure FPGA Contents
Clock Conditioning Circuit (CCC) and PLL
Low Power
Low Power
nano Products
1.5 V Core Voltage for Low Power
Support for 1.5 V-Only Systems
Low-Impedance Flash Switches
ProASIC
®
3
Embedded Memory
• 1 kbit of FlashROM User Nonvolatile Memory
• SRAMs and FIFOs with Variable-Aspect-Ratio 4,608-Bit RAM
Blocks (×1, ×2, ×4, ×9, and ×18 organizations)
• True Dual-Port SRAM (except ×18 organization)
High-Performance Routing Hierarchy
• Segmented, Hierarchical Routing and Clock Structure
Enhanced Commercial Temperature Range
• –20°C to +70°C
Table 1 • ProASIC3 nano Devices
ProASIC3 nano Devices
ProASIC3 nano-Z Devices
1
System Gates
Typical Equivalent Macrocells
VersaTiles (D-flip-flops)
RAM Kbits (1,024 bits)
2
4,608-Bit Blocks
2
A3PN010
10,000
86
260
1
A3PN015
1
A3PN020
15,000
128
384
1
4
3
49
QN68
20,000
172
520
1
4
3
49
52
QN68
30,000
256
768
1
6
2
77
83
QN48, QN68
VQ100
A3PN060
60,000
512
1,536
18
4
1
Yes
1
18
2
71
71
A3PN125
125,000
1,024
3,072
36
8
1
Yes
1
18
2
71
71
A3PN250
A3N250Z
1
250,000
2,048
6,144
36
8
1
Yes
1
18
4
68
68
A3PN030Z
1,2
A3PN060Z
1
A3PN125Z
1
FlashROM Kbits
Secure (AES) ISP
VersaNet Globals
I/O Banks
Maximum User I/Os (packaged device)
Maximum User I/Os (Known Good Die)
Package Pins
QFN
VQFP
2
2
4
2
34
34
QN48
Integrated PLL in CCCs
VQ100
VQ100
VQ100
Notes:
1. Not recommended for new designs.
2. A3PN030Z and smaller devices do not support this feature.
3. For higher densities and support of additional features, refer to the
ProASIC3
and
ProASIC3E
datasheets.
† A3PN030 and smaller devices do not support this feature.
January 2013
© 2013 Microsemi Corporation
I
在代码中写一个延时而不阻塞的函数方法,给大家的参考
if(WaitChk(&wWaitBase, Wait_Time_INV) == 0) { 要运行的函数; } 在初始化函数中 WaitInitial(&wWaitBase); :loveliness: 这样可以避免在 ......
她green 单片机
BEQ.N和PC指针
我在看汇编代码的时候,看到BEQ.N不知道是什么意思?BEQ是相等跳转,后面的.N是作甚的啊? 还有, 我用单步调的时候,PC的值就是正在执行的代码的地址,不是说PC是采用指令流水线的吗?PC值并 ......
布冬冬 嵌入式系统
急!!!!
在avr里面我用sleep指令让单片机休眠,为什么单片机的功耗还是很大呢?? 用什么方面法才能使它睡眠呢,让他工作在休眠状态!使他的功耗最低?谢谢大虾们!!...
cewei30mkk 嵌入式系统
酷炫悦动,两轮侧滑创吉尼斯记录
  在优酷看到的俺家小悦悦去年创下吉尼斯世界记录的视频,真炫啊,心里看得那个爽啊,哈哈!不过看到两轮立起侧滑时,我那个紧张啊(心里一直在想会不会翻车,各位别拍我,嘿嘿),最后过了, ......
挲苜♀雙 汽车电子
嵌入式视频处理基本原理.pdf
作为消费者,我们对于各种形式的视频系统都已经了如指掌。不过,从嵌入式开发者的角度来看,视频技术就好象是一个具有不同的分辨率、格式、标准、信源和显示的复杂网络。 章中,我们只对视频中 ......
leslie 嵌入式系统
SDRAM控制器的设备与VHDL实现
摘要: 介绍了SDRAM的存储体结构、主要控制时序和基本操作命令,并且结合实际系统,给出了一种用FPGA实现的通用SDRAM控制器的方案。 关键词: SDRAM 状态机 存储 VHDL 在高速实时或者非实时 ......
maker FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2281  2649  1886  1525  2889  20  57  26  2  5 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved