电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BB132M000DG

产品描述LVDS Output Clock Oscillator, 132MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BB132M000DG概述

LVDS Output Clock Oscillator, 132MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BB132M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率132 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
分享另一本好书《振荡电路的设计与应用》
想把这本《振荡电路的设计与应用》跟刚才的《OP放大电路设计 》分享在一个帖子里,可是单个帖子能带的附件容量有限。这本书作者:稻叶保 章目录如下: 第1章 概论 第2章 基本振 ......
xiefei 模拟电子
二手淘了个板子,来上个贴
我还是很满意的,二手买得,性价比高,盒子基本全新,板子九成新以上, cyclone 5 soc 红色的很帅气 288623 288624 ...
2638823746 FPGA/CPLD
支持无线接入的新一代商用通信网络系统的设计与实现
摘要:一些大型企业在中国的许多城市都有高端客户群体, 在这些城市已经拥有先进 的I T 基础网络和应用, 随着企业的战略扩张, 企业的I T 网络将覆盖全中国。为充分利用 企业现有的网络, 同 ......
吸铁石上 无线连接
EEWORLD大学堂----直播回放 : Microchip 安全系列 6 - 信任您的固件:安全引导应用处理器
直播回放 : Microchip 安全系列 6 - 信任您的固件:安全引导应用处理器:https://training.eeworld.com.cn/course/5690...
hi5 综合技术交流
[家庭智慧照明控制与室内环境监测系统]--8. 在ON-SEMI开发软件中合并2个工程
背景 开发完2个工程模块,比如A是I2C驱动, B是BLE通信;现在需要把A和B合并到一个工程中去,release最终的工程; AB如下:546477 如何合并工程 考虑到I2C工程比较简单,因此, ......
传媒学子 物联网大赛方案集锦
数字式温度/湿度测量计
在日常生活和生产中,我们经常要测量环境的温、湿度,传统的测量方式采用水银温度计和干湿球湿度计查算法,存在着误差大,操作使用不便等问题,采用工业级测量仪表价格昂贵。 这里提供的是采用单 ......
stady_2001 测试/测量

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 666  1488  1784  1166  1960  26  16  56  44  34 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved