电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

M8R26TAJ-R80.0010MHZ

产品描述CMOS/TTL Output Clock Oscillator, 80.001MHz Nom, ROHS COMPLIANT, J-LEADED PACKAGE-4
产品类别无源元件    振荡器   
文件大小282KB,共2页
制造商MtronPTI
官网地址http://www.mtronpti.com
标准  
下载文档 详细参数 全文预览

M8R26TAJ-R80.0010MHZ概述

CMOS/TTL Output Clock Oscillator, 80.001MHz Nom, ROHS COMPLIANT, J-LEADED PACKAGE-4

M8R26TAJ-R80.0010MHZ规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称MtronPTI
Reach Compliance Codecompliant
其他特性TRI-STATE; ENABLE/DISABLE FUNCTION
最长下降时间4 ns
频率调整-机械NO
频率稳定性25%
JESD-609代码e4
安装特点SURFACE MOUNT
标称工作频率80.001 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
输出负载2 TTL, 15 pF
物理尺寸14.22mm x 9.78mm x 4.7mm
最长上升时间4 ns
最大供电电压3.45 V
最小供电电压3.15 V
标称供电电压3.3 V
表面贴装YES
最大对称度40/60 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
M8R Series
9x16 mm, 3.3 Volt, HCMOS/TTL, Clock Oscillator
These are non-PLL based high frequency oscillators intended for
applications that require low phase jitter. For frequencies 80.000
MHz and below, please see the M8S series.
Pin Connections
MtronPTI reserves the right to make changes to the product(s) and service(s) described herein without notice. No liability is assumed as a result of their use or application.
Please see
www.mtronpti.com
for our complete offering and detailed datasheets. Contact us for your application specific requirements: MtronPTI
1-800-762-8800.
Revision: 11-21-06
我分享一个:用CPLD扫描按键矩阵的小程序
前几天有一个按键的讨论,我有一个用CPLD扫描按键矩阵的小程序,拿出来和大家分享。 简单说明一下这个程序,程序可以在CPLD和FPGA上面运行,需要时钟和一些IO脚。 实现行列扫描、按键编码输出 ......
kata 单片机
这样算不算对电流采样标幺化?
Ifb = ((AdcResult.ADCRESULT1...
张锋 微控制器 MCU
转:我为什么离开ARM加入MIPS? 
本文作者系,原ARM技术行销经理,费浙平。 几星期前刚递交辞职信的时候,很多朋友都表示了理解,他们都知道,经过近8年的努力工作,经历了ARM从无到大的整个本土化过程,我在ARM确实已经没有 ......
itneers 工作这点儿事
pyboardCN V2畅玩-与Nano板的对比
本帖最后由 lehuijie 于 2018-6-28 23:28 编辑 板子收到了两三天了,最近有点事就比较晚开始写测评。感谢d大的板子,感谢ee 对比观察V2与Nano板子发现两者区别不是很大,V2板是对Nano的硬件 ......
lehuijie MicroPython开源版块
【拆解】Apple Watch Series 6 ,电池更大、陶瓷和蓝宝石外壳更薄,更强硬,更耐磨!
国外知名拆解机构iFixit 对今年新发布的 Apple Watch Series 6,并分享了详尽拆解,今天和大家一起观摩一下。 507555Apple Watch Series 6 与 Series 5 对比,右侧是 Series 6,左侧是 Series ......
btty038 聊聊、笑笑、闹闹
FPGA/CPLD数字电路设计经验分享
1 数字电路设计中的几个基本概念:1.1 建立时间和保持时间:建立时间(setup time)是指在触发器的时钟信号上升沿到来以前,数据稳定不变的时间,如果建立时间不够,数据将不能在这个时钟上升沿 ......
eeleader FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 353  2399  2743  505  645  3  46  31  13  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved