电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MK2049-03S

产品描述Clock Generator, 49.152MHz, PDSO20, 0.300 INCH, SOIC-20
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小146KB,共12页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 选型对比 全文预览 文档解析

MK2049-03S概述

Clock Generator, 49.152MHz, PDSO20, 0.300 INCH, SOIC-20

MK2049-03S规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码SOIC
包装说明SOP, SOP20,.4
针数20
Reach Compliance Codeunknown
ECCN代码EAR99
JESD-30 代码R-PDSO-G20
JESD-609代码e0
长度12.8 mm
端子数量20
最高工作温度70 °C
最低工作温度
最大输出时钟频率49.152 MHz
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP20,.4
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
主时钟/晶体标称频率12.416 MHz
认证状态Not Qualified
座面最大高度2.65 mm
最大供电电压5.25 V
最小供电电压4.75 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度7.5 mm
uPs/uCs/外围集成电路类型CLOCK GENERATOR, OTHER
Base Number Matches1

文档解析

MK2049-02/03是一款基于相位锁定环(PLL)的时钟合成器,它可以接受多种输入频率,生成通信系统中使用的T1、E1、T3、E3、ISDN、xDSL等通信频率。设计合适的电源电路,需要考虑以下几个关键点:

  1. 供电电压(VDD)

    • 根据电气规格,MK2049-02/03的供电电压范围是4.75V至5.25V。设计电源电路时,应确保电源输出在这个范围内。
  2. 输入高电平电压(VIH)和输入低电平电压(VIL)

    • 输入高电平电压至少为2V,输入低电平电压至少为0.8V。这意味着电源电路需要提供足够的电压以确保芯片的逻辑输入能够正确识别高低电平。
  3. 输出高电平电压(VOH)和输出低电平电压(VOL)

    • 输出高电平电压在输出电流为-4mA时不超过VDD-0.4V,输出低电平电压在输出电流为8mA时至少为0.4V。这要求电源电路能够提供足够的电流,同时保持电压在规格范围内。
  4. 电源电流(IDD)

    • 在无负载情况下,5V供电时的典型工作电流为20mA。设计电源电路时,应确保电源能够提供足够的电流以满足芯片的最大需求。
  5. 电源稳定性

    • 电源电路应具有足够的稳定性,以防止电压波动影响芯片的性能。可能需要使用稳压器(如线性稳压器或开关稳压器)来保证输出电压的稳定性。
  6. 电源去耦

    • 为了减少电源噪声和保证电源的完整性,应在电源线路上使用去耦电容。通常在VDD和GND之间放置0.01μF的去耦电容,且应尽可能靠近芯片放置。
  7. 电源布局

    • 电源线路的布局应尽量避免长距离走线,减少电阻和电感效应。使用短且宽的走线,并在可能的情况下使用地平面和电源平面。
  8. 输入电容(C0)和等效串联电阻(ESR)

    • 根据电气规格,输入电容为7pF,等效串联电阻为35Ω。设计电源时,应考虑这些参数,以确保电源电路与芯片的要求相匹配。
  9. 温度范围

    • 根据芯片的工作环境温度,设计电源电路时要考虑在极端温度下的性能和稳定性。
  10. 安全和保护

    • 设计电源电路时,还应考虑过压、欠压、过流等保护措施,以确保芯片在异常情况下不会损坏。

通过综合考虑以上因素,可以设计出一个满足MK2049-02/03电气规格要求的电源电路。

文档预览

下载PDF文档
MK2049-02/03
Communications Clock PLLs
Description
The MK2049-02 and MK2049-03 are Phase-
Locked Loop (PLL) based clock synthesizers that
accept multiple input frequencies. With an 8 kHz
clock input as a reference, the MK2049-02/03
generate T1, E1, T3, E3, ISDN, xDSL, and other
communications frequencies. This allows for the
generation of clocks frequency-locked and phase-
locked to an 8 kHz backplane clock, simplifying
clock synchronization in communications systems.
The MK2049-02/03 can also accept a T1, E1, T3,
or E3 input clock and provide the same output for
loop timing. All outputs are frequency-locked
together and to the input.
These parts also have a jitter-attenuated buffer
capability. In this mode, the MK2049-02/03 are
ideal for filtering jitter from 27 MHz video clocks
or other clocks with high jitter.
ICS/MicroClock can customize these devices for
many other different frequencies. Contact your
ICS/MicroClock representative for more details.
Features
• Packaged in 20 pin SOIC
• Fixed input-output phase relationship on most
clock selections
• Meets the TR62411, ETS300 011, and GR-1244
specification for MTIE, Pull-in/Hold-in Range,
Phase Transients, and Jitter Generation for
Stratum 3, 4, and 4E
• Accept multiple inputs: 8 kHz backplane clock,
Loop Timing frequencies, or 10-28 MHz
• Lock to 8 kHz ±100 ppm (External mode)
• Buffer Mode allows jitter attenuation of
10–28 MHz input and x1/x0.5 or x2/x4 outputs
• Exact internal ratios enable zero ppm error
• Output clock rates include T1, E1, T3, E3, ISDN,
xDSL, and OC3 submultiples
• 5 V ±5% operation. Refer to MK2049-34 for 3.3 V
Block Diagram
VDD
4
GND
3
RESET
FS3:0
4
PLL
Clock
Synthesis,
Control, and
Jitter
Attenuation
Circuitry
Output
Buffer
Output
Buffer
Output
Buffer
CAP1
CLK1
Clock
Input
Reference
X1
Crystal
Crystal
Oscillator
X2
External/
Loop Timing
Mux
CLK2
CAP2
CLK3
8 kHz
(External
Mode only)
1
Revision 040601
Integrated Circuit Systems, Inc. • 525 Race Street • San Jose • CA • 95126 • (408)295-9800tel• www.icst.com
MDS 2049-02/03 B

MK2049-03S相似产品对比

MK2049-03S MK2049-02 MK2049-02S MK2049-02STR MK2049-02SI MK2049-02SITR MK2049-03STR MK2049-03SI MK2049-03SITR
描述 Clock Generator, 49.152MHz, PDSO20, 0.300 INCH, SOIC-20 Clock Generator, 51.84MHz, PDSO20, 0.300 INCH, SOIC-20 Clock Generator, 51.84MHz, PDSO20, 0.300 INCH, SOIC-20 Clock Generator, 51.84MHz, PDSO20, 0.300 INCH, SOIC-20 Clock Generator, 51.84MHz, PDSO20, 0.300 INCH, SOIC-20 Clock Generator, 51.84MHz, PDSO20, 0.300 INCH, SOIC-20 Clock Generator, 49.152MHz, PDSO20, 0.300 INCH, SOIC-20 Clock Generator, 49.152MHz, PDSO20, 0.300 INCH, SOIC-20 Clock Generator, 49.152MHz, PDSO20, 0.300 INCH, SOIC-20
是否Rohs认证 不符合 不符合 不符合 不符合 不符合 不符合 不符合 不符合 不符合
零件包装代码 SOIC SOIC SOIC SOIC SOIC SOIC SOIC SOIC SOIC
包装说明 SOP, SOP20,.4 SOP, SOP, SOP20,.4 SOP, SOP20,.4 SOP, SOP20,.4 SOP, SOP20,.4 SOP, SOP20,.4 SOP, SOP20,.4 SOP, SOP20,.4
针数 20 20 20 20 20 20 20 20 20
Reach Compliance Code unknown compliant unknown unknown unknown unknown unknown unknown unknown
ECCN代码 EAR99 EAR99 EAR99 EAR99 EAR99 EAR99 EAR99 EAR99 EAR99
JESD-30 代码 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20 R-PDSO-G20
JESD-609代码 e0 e0 e0 e0 e0 e0 e0 e0 e0
长度 12.8 mm 12.8 mm 12.8 mm 12.8 mm 12.8 mm 12.8 mm 12.8 mm 12.8 mm 12.8 mm
端子数量 20 20 20 20 20 20 20 20 20
最高工作温度 70 °C 70 °C 70 °C 70 °C 85 °C 85 °C 70 °C 85 °C 85 °C
最大输出时钟频率 49.152 MHz 51.84 MHz 51.84 MHz 51.84 MHz 51.84 MHz 51.84 MHz 49.152 MHz 49.152 MHz 49.152 MHz
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SOP SOP SOP SOP SOP SOP SOP SOP SOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE SMALL OUTLINE
峰值回流温度(摄氏度) NOT SPECIFIED 225 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
主时钟/晶体标称频率 12.416 MHz 12.96 MHz 12.352 MHz 12.352 MHz 12.352 MHz 12.352 MHz 12.416 MHz 12.416 MHz 12.416 MHz
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
座面最大高度 2.65 mm 2.65 mm 2.65 mm 2.65 mm 2.65 mm 2.65 mm 2.65 mm 2.65 mm 2.65 mm
最大供电电压 5.25 V 5.5 V 5.25 V 5.25 V 5.25 V 5.25 V 5.25 V 5.25 V 5.25 V
最小供电电压 4.75 V 4.5 V 4.75 V 4.75 V 4.75 V 4.75 V 4.75 V 4.75 V 4.75 V
标称供电电压 5 V 5 V 5 V 5 V 5 V 5 V 5 V 5 V 5 V
表面贴装 YES YES YES YES YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS CMOS CMOS CMOS CMOS
温度等级 COMMERCIAL COMMERCIAL COMMERCIAL COMMERCIAL INDUSTRIAL INDUSTRIAL COMMERCIAL INDUSTRIAL INDUSTRIAL
端子面层 Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb)
端子形式 GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING GULL WING
端子节距 1.27 mm 1.27 mm 1.27 mm 1.27 mm 1.27 mm 1.27 mm 1.27 mm 1.27 mm 1.27 mm
端子位置 DUAL DUAL DUAL DUAL DUAL DUAL DUAL DUAL DUAL
处于峰值回流温度下的最长时间 NOT SPECIFIED 30 NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED NOT SPECIFIED
宽度 7.5 mm 7.5 mm 7.5 mm 7.5 mm 7.5 mm 7.5 mm 7.5 mm 7.5 mm 7.5 mm
uPs/uCs/外围集成电路类型 CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER CLOCK GENERATOR, OTHER
厂商名称 IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology) IDT (Integrated Device Technology) - IDT (Integrated Device Technology) IDT (Integrated Device Technology)
封装等效代码 SOP20,.4 - SOP20,.4 SOP20,.4 SOP20,.4 SOP20,.4 SOP20,.4 SOP20,.4 SOP20,.4
电源 5 V - 5 V 5 V 5 V 5 V 5 V 5 V 5 V
Base Number Matches 1 1 1 1 1 1 1 - -
Is Samacsys - N N N N N - - -
请教FLASH加密的问题!
现在有的FLASH提供一种叫安全ID的功能,共分为两部分:一个是出厂自带的随机的128bit的二进制的数(由于是随机的,可以认为是每片独一无二的);还有一部分是用户自己编程的也是128bit。我的问 ......
jackwellsun88 模拟与混合信号
一个开发板
里面有USB下载原路图和PCB 并口下载原路图和PCB 51单片机的开发板...
ZXY20099 单片机
已经有现成的代码和报告了,求一个VHDL工程,急
已经有代码了,报告也写好了,VHDL语言不熟悉,现在要上交VHDL工程压缩包,无奈之下只好求助了,哪位熟悉VHDL语言的大侠帮帮忙,联系我qq361715571,我给你代码,帮我生成一下工程就可以了 ......
hoyden 嵌入式系统
modelsim仿真遇到的问题,跪求各位大牛帮忙。。。
这是一段待仿真的代码,里面调用的两个子代码作用都是分频,一个是把50M分成10M,一个是把10M分成100k module double(clk50M,clk10M,clk100K,rst); input clk50M; input rst; i ......
nevertosaynever FPGA/CPLD
99新飞凌OK6410 出售或者别的东西换
99新的OK飞凌6410 256DDR 2GFLASH 图片我就不上了 淘宝有大把的图片,买回来之后就上过两次电,都有什么呢,就是一块开发板,光盘,数据线,4个铜柱,1个触屏笔,那个带的两本国嵌的关盘读不出 ......
99044007 淘e淘
有用过AD8232心电监护模拟前端的朋友吗?
正在学习如何使用这一款芯片,不知道有没有已经掌握或者还在学习的朋友~ 遇到问题了大家一起讨论下~~~ 想对外围电路做些改进测其他的生理信号,想改变下低通和高通的截止频率,不知道 ......
Ben讨厌苦咖啡 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2113  711  1405  165  2110  43  15  29  4  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved