电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB487M000DG

产品描述LVPECL Output Clock Oscillator, 487MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MB487M000DG概述

LVPECL Output Clock Oscillator, 487MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB487M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率487 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
高价求购IRC1004 People Counter的通信协议
IRC1004 People Counter是IRISYS公司的一个产品.现高价求购该设备 与其配套软件的通信协议和CAN总路线协议,或软件的源码等相关资料.出价一 万左右. 联系电话:13760607581 杜生...
易晋生 无线连接
各位大神,请教quartus时序问题!
187445如上图所示,编译完成后timequest为红色就是说有时序不满足的地方是吗?连最简单的点亮LED灯也会报时序不满足,请问大神这个如何破? ...
xujiangyu0619 FPGA/CPLD
【基于GDF350的无线数字对讲机】4、外部中断的大BUG?
本帖最后由 ketose 于 2018-10-1 20:05 编辑 今天做对讲机的按键设置,想把开发板上的两个按键都用起,可是遇到了GD32的大BUG。是我水平太Low了? 先看下F350开发板上两个按健的原理 ......
ketose GD32 MCU
硬核科普:射频原来是这么一回事!
本帖最后由 wangerxian 于 2021-11-26 15:01 编辑 提起通信只能想到5G Modem? 在卓越通信能力的背后 还有一位异常低调的朋友——射频 575054 575055 57 ......
buildele 无线连接
【西门逛中发】(一)初识中发,少花钱多办事
序言:   “不是在中发,就是在去中发的路上,”用这句话形容西门,似乎一点儿也不为过。   常年混迹于中发的西门,在那里拥有为数众多的好朋友,与经常去那里的工程师相比,他更像其 ......
西门 模拟电子
电路板真的很漂亮
随手拿起一块Arduino UNO的开发版 拿着放大镜仔细看 发现走线过漆都很漂亮 以前从来没仔细看过 感慨一下…...
cardin6 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2294  1013  515  434  1977  47  21  11  9  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved