电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NA405M000DGR

产品描述LVDS Output Clock Oscillator, 405MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NA405M000DGR概述

LVDS Output Clock Oscillator, 405MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NA405M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率405 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
MSP430的定时器问题
Timer_A0 Timer_A1 Timer_A2 Timer_A3这些都是什么啊?不知道有什么区别,新手求赐教...
宁小小天 微控制器 MCU
请高手不吝赐教,谢谢
59079 问题:如上图,此为多路电流源,为什么此多集电极三极管的第一个集电极要与基极相连?请高手们详细讲解一下。谢谢。 本帖最后由 whwshiyuan1984 于 2011-1-18 09:16 编辑 ]...
whwshiyuan1984 模拟电子
FRDM-K64F
ARM论坛送的,全新,想玩一下,实在不会。 多少钱要? ...
x5XsK 淘e淘
求大神帮忙看看这个程序
#include //--定义使用的IO口--// sbit PWM=P1^0; //--定义一个全局变量--// unsigned char timer1; void delayms(); void main(void) { while(1) { if(time ......
GreedOne 51单片机
还在工作岗位或还在坛子里的朋友们,新年快乐哈 ~~~
EEWORLD祝: 还在坛子里的朋友们,过年好,感谢你们在年二十九还在关注着我们、支持着我们,希望2013年,咱们将EEWORLD建设的更好; 还在工作岗位的朋友们,过年好,万事如意,除夕还要坚 ......
EEWORLD社区 聊聊、笑笑、闹闹
【免费试用】校准实验室依赖Pomona高质量测试线、探头、连接件进行精准测试
517058 在这个行业标准和政府标准不断提升的时代,对企业校准实验室的要求也越来越高。无论是内部校准实验室还是现场设备,如何在较短的时间完成更多的校准工作, ......
eric_wang 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 757  381  1264  678  1589  40  32  37  47  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved