电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BC425M000DGR

产品描述LVDS Output Clock Oscillator, 425MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BC425M000DGR概述

LVDS Output Clock Oscillator, 425MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BC425M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率425 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请教一下,关于ZIGBEE的低功耗模式,两个问题
请教一下,关于ZIGBEE的低功耗模式,两个问题。1.用户手册上列出了表把4种模式比较了一上,貌似只在振荡器和稳压器的开关上有所区别。那对外围模块的供电,几种模式到底有没有区别?理解不了ZIG ......
qq243612935 无线连接
腾讯员工因高强度加班怒怼管理层,网友:我辈楷模
1月26日,在脉脉等多个社交平台上,有关“腾讯应届生因高强度加班怒怼领导”的讨论冲上热搜,引发大量讨论。观察者网从腾讯方面知情人士处获悉,事件系25日深夜腾讯企业微信的一位应 ......
赵玉田 聊聊、笑笑、闹闹
newbit动画演示
289324 此内容由EEWORLD论坛网友dcexpert原创,如需转载或用于商业用途需征得作者同意并注明出处 ...
dcexpert MicroPython开源版块
[紧急!!!!!]晕死,又是无法读出数据
还是串口通讯的,之前测试自发自收很多次了,程序没有问题。但是就在几天后,再来测试。串口能够写入,但是无法读出数据。读线程是好的。数据也已经写入串口。。。但为什么串口没能检测到收到的 ......
wosjinjin 嵌入式系统
【小技巧】使用SDI的ipcore出现的问题
使用SDI的ipcore出现下面的问题,看不见next和finish按键,折腾了好久 187251 原来是分辨率的问题,可以用alt+n(Next),alt+f(Finish)来代替,你就可以看到下面这个界面啦 18725 ......
chenzhufly FPGA/CPLD
使用STM32调试时,出现硬件错误
具体现象描述如下: 目前的电路是由显示板、按键板、控制板组成的。我通过按键先执行一个操作,程序上对应的就是一个函数(函数里面的语句全部屏蔽也不行)。然后运行机器,此时正常运行,但 ......
ena 单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1307  572  69  1362  83  19  10  57  33  7 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved