电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BB709M000DG

产品描述LVDS Output Clock Oscillator, 709MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BB709M000DG概述

LVDS Output Clock Oscillator, 709MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BB709M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率709 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有没有人用coreldraw,轮廓无法填充颜色,不知道什么原因
有没有人用coreldraw,我用autocad画了一个轮廓,DXF格式导入coreldraw 12,这个轮廓无法填充颜色,不知道什么原因 来自:电子工程师技术交流(12425841)厂家让我用CMYK色系表示出每个部分的颜色 ......
蓝天白云 PCB设计
双色LED发光二极管
哪位能讲解一下双色发光二极管的原理 ...
eeboyok 模拟电子
流水灯实验-救火车带你动手实验
单片机入门的第一课---流水灯实验 学习单片机贵在动手。流水灯实验虽然简单,但是却是单片机入门的重要一步。 预期目标: 实验效果1 循环左移 按下列步骤运行,每步间隔250毫秒 初始状态 ......
救火车 单片机
CC1310/CC1350带TI-RTOS操作系统的Sensor、Collector例程跳频模式通信细节
项目相关,研究了TI公司的无线产品CC1310/CC1350的带TI-RTOS操作系统的Sensor、Collector例程跳频模式(Freq_hopping)的通信细节问题: 一.软件结构 Sensor端 主要为三文件:1.sensor.c ......
Jacktang 无线连接
很好用的IAR 7.1破解文件
本帖最后由 dontium 于 2014-4-27 21:44 编辑 编译STM32F429时,ST建议使用6.6及以后版本。所以只有将原来的6.4卸了而更换新版。 IAR 的EWARM现在发展到7.1了,在官网上可以下载30-day time ......
dontium 单片机
中国通信产业十大杰出女性
有人说,一个成功男人的背面,必定站着一个伟大的女人。只是不知道,一个杰出的女性的后面,站着什么人?这个世界上,做人难,做女人更难,做一个女强人难上加难。这句话曾被许多人说过,但真正 ......
mdsfnsa 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1382  2892  1952  2554  110  10  59  1  39  29 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved