电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SA1336M00DGR

产品描述LVDS Output Clock Oscillator, 1336MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SA1336M00DGR概述

LVDS Output Clock Oscillator, 1336MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SA1336M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1336 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
纯C语言的Win32的程序(源文件的扩展名都是.c的)能用COM么?
纯C语言的Win32的程序(源文件的扩展名都是.c的)能用COM么?比如能用 IImagingFactory 和 IImage COM接口么?...
audio11 编程基础
SEPIC 电路实际输出电压和理论值不符。
如图所示,Vin输入7~12V; R3=9k ohm,R6=1K ohm; 电源芯片XL6008(芯龙),FB引脚电压VFB=1.25。(实测VFB=1.248V); 理论输出Vo=(1+R3/R6)*1.25=12.5V,可是实测输出电压确有13.7V; SW ......
xiaxingxing 电源技术
三极管推挽输出电路
请教一下,这个推挽输出电路加了两个二极管来补偿后,就产生了相位的微小偏移。该怎么解决啊。 ...
光芒。 模拟电子
如何使用Wince下WZC Tool配置无线网络
在对wifi无线网络进行配置的时候,找到了wince提供的无线网络配置的工具WZC TOOL,但是我把WZC TOOL编译生成.exe文件,然后在shell.reg中进行加载,但是运行的时候,无线网络并没有配 ......
laoyuyin 嵌入式系统
关于红外芯片PT2248和PT2249的问题
PT2248发射后PT2249接收后相应的引脚输出电平好像是不带锁存的,只有按键按下才输出,问按键按下后如何才有持续的电平输出?规格书上面好像对这方面描述不是很清楚!...
gh131413 单片机
国赛经验分享
电子设计大赛上学的时候参加过,都没拿到什么成绩。后来工作了也带队参加了几次,总体来看经验如下: 1、参赛人员要投入足够的时间和精力以及金钱 心无旁骛是第一 ......
sjl2001 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2786  967  411  184  2907  4  49  48  46  30 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved