电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530FA664M000DG

产品描述LVDS Output Clock Oscillator, 664MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530FA664M000DG概述

LVDS Output Clock Oscillator, 664MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530FA664M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率664 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电子密码锁帮助(高手帮!!)
基于C语言的单片机数字密码锁设计和制作 该数字密码锁是以AT89C51单片机为控制核心,外加密码存储,行列式键盘,状态显示,声光报警,数码管显示等电路的配合。密码存储电路采用I2C总线的EEPROM ......
zhouzheng2008 单片机
Led 强大创意设计-有趣、时尚、另类的创意图片!不可不看!!!
LED插花灯50236设计师Peter stathis设计的这款LED台灯获得了2010年ICFF最佳照明奖,而灯的灵感则是来源于日本的传统插花艺术。 带灯的拖鞋50237 Teva公司最近发布了一个新产品,叫Teva Illum ......
探路者 LED专区
优选合适的EMI滤波器电路
开关电源为减小体积、降低成本,单片开关电源一般采用简易式单级EMI滤波器,典型电路图1所示。图(a)与图(b)中的电容器C能滤除串模干扰,区别仅是图(a)将C接在输入端,图(b)则接到输出端。图(c) ......
qwqwqw2088 模拟与混合信号
你也会这样设计脉冲负载的电源吗?有问题的网友进鸭~
本帖为Vicor 如何配齐脉冲负载的电源需求主题活动的讨论专用帖,大家有相关问题可跟帖讨论、提出,即日起至4月25日期间提出的问题,我们将整理给Vicor,Vicor相关专家会进行解答(文字或者相关 ......
EEWORLD社区 电源技术
大家讨论一下电子技术课程设计的项目问题
本帖最后由 paulhyde 于 2014-9-15 09:26 编辑 如题,电子技术课程设计的项目问题一直困扰,想分三种类型,一种就是“合格”标准的题目,一种“良好”标准,一种“优秀”标准,可就是确定不了 ......
yadjt 电子竞赛
msp430 产生正弦波 DA转换的,谢谢
msp430 产生正弦波 DA转换的,谢谢...
suhang 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2061  2904  2635  1190  1196  17  7  56  54  12 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved