电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA1340M00DG

产品描述LVDS Output Clock Oscillator, 1340MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA1340M00DG概述

LVDS Output Clock Oscillator, 1340MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA1340M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1340 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
求大神告知
quarter 运行Start Simulation时到simulation waveforms时电脑就无响应 ...
dean22 FPGA/CPLD
红外发射功率太小
红外发射功率太小,接受端接收很弱.我在原电路的基础上又加了一个9018放大发射电流.. 结果收到了,可是有轻微失真,请问怎么解决?...
ayuaini99 测试/测量
这是什么元件?大家帮帮忙
共有六条腿,且很细,间隔不过1MM,每侧三个。元件上写着“CFR” 别的就没什么了。可能是与电源管理有关的。哪位大侠帮帮忙!...
cxy188 PCB设计
2007全民奋斗史---eeworld献给坚守岗位辛勤耕耘的各位高工
工作学习了又一年,累了吧? 坐下来,品品茶,歇歇脚,看看我们为您准备了什么? 放松心态,或许沉思,或许微笑,来到这里,来到这真正的工程师欢乐的家园。 http://go.news.163.com/news2007/p ......
呱呱 单片机
和苹果谈崩Imagination正式宣布卖身
Imagination是著名的芯片技术公司,旗下最有名的产品便是PowerVR GPU,服务着历代的苹果A系列处理器。最近被抛弃2个多月的Imagination先是考虑出售嵌入式处理器业务MIPS,以及移动计算 ......
eric_wang 嵌入式系统
我是学软件的,想学单机片,不知道从哪开始下手,请高手指点小弟一下。
我是学软件的,想学单机片,不知道从哪开始下手,请高手指点小弟一下。...
qdjxll 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 796  1251  652  630  2890  12  52  53  13  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved