电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AA24M0000BGR

产品描述LVPECL Output Clock Oscillator, 24MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AA24M0000BGR概述

LVPECL Output Clock Oscillator, 24MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AA24M0000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率24 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
Windows CE及其开发工具.pdf
46520Windows CE及其开发工具.pdf...
yuandayuan6999 单片机
关于atmel烧录的问题
刚买了块at89lv51,可是在stc的开发板上烧写总是出错,请问可能是什么原因?是电压问题?还是烧写驱动,烧写工具的问题,怎么解决?因为要用到低电压驱动的单片机,谁知道的麻烦告诉一声,谢谢 ......
yangprime 51单片机
七个粽子------晒礼品
本着来而不往的原则,晒下芯币兑的礼品。 这次我的芯币只够这档的,但是包装讲究,EEWORLD每逢佳节总是非常人性化,十分亲民。这一点我喜欢。 有龙形图案的盒子,上书“五月五 吃粽子 赛 ......
ddllxxrr 聊聊、笑笑、闹闹
msp430g2101单片机,flash芯片用FET-Pro430软件,程序可以擦除,但读和写都失败
读的空白时候显示 ===================================== JTAG communication initialization.... OK Verifying Security Fuse .................... OK All memory Blank checking....... ......
fish001 微控制器 MCU
ADC有三个中断INT1.6和INT1.1 INT1.2我分不清楚,麻烦各位指点
各位,最近在学习ADC模块的时候遇到一些问题。28335ADC模块可以产生三个中断。分别是INT1.6的ADC中断,INT1.2的SEQ2中断和INT1.1的SEQ1中断。我就不太理解28335的ADC中断的怎么触发的。我知道排 ......
jonny0811 微控制器 MCU
在VHDL语言中怎么实现矩阵运算
请问在FPGA上怎么实现矩阵运算? 哪位大虾介绍点资料 邮箱:ldwmmch@163.com ...
wc9872 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2095  2173  1590  1009  216  18  11  57  49  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved