电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530UB287M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 287MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530UB287M000DGR概述

CMOS/TTL Output Clock Oscillator, 287MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530UB287M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率287 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
请问各位大侠
dap里各种模块程序中,PWMDAC模块是什么东西,看了pdf文件说是把s/w变量转成PWM波,实在不懂什么是s/w变量 ...
hxg666 DSP 与 ARM 处理器
【TI首届低功耗设计大赛】CCS无法调试
本帖最后由 lonerzf 于 2014-10-5 18:13 编辑 CCS6.0突然之间就不能调试MSPFR5969了。重启什么的全部没用了。之前好的一些工程也全部不能够调试。出现的错误是: “Error connecting to t ......
lonerzf 微控制器 MCU
msp430f233 I2c调试请教
我在使用msp430与eeprom进行通信,430为master,使用1Mhz内部DCO主频,然后,因为后期需要将主频提高到12Mhz,所以做了一些修改,发现,修改后i2c通信不成功。请教一下,谢谢~ ...
II-2 微控制器 MCU
白皮书-altera在20 nm 通过技术创新继续硅片融合
Altera 在20-nm 器件上的技术创新将帮助客户设计继续向硅片融合方向发展,为他们 提供终极系统集成平台,前所未有的提高性能、带宽和功效。这些创新体现在混合系 统架构中,在一个器件中同时 ......
wstt FPGA/CPLD
开帖学习eCos
一直想学个真正的操作系统.uCOSII(I)和linux之前都草草的看过一些.总是觉得时机不成熟没有详细学.现在打算好好看一个了~只是最近比较忙.不知道进度如何.还是决定开个帖子鼓励下自己.希望这次不 ......
astwyg 嵌入式系统
LDPC码IP核求购
有没有公司或个人已经对ccsds标准下的LDPC码的编码和译码研发出来了?最近工程应用时间比较紧,紧急求购,,,,联系qq:124920754...
flourishfish FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2666  75  84  2113  1438  13  31  38  48  56 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved