电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

SN74HCT658NT-10

产品描述HCT SERIES, 8-BIT TRANSCEIVER, INVERTED OUTPUT, PDIP24
产品类别逻辑    逻辑   
文件大小159KB,共6页
制造商Texas Instruments(德州仪器)
官网地址http://www.ti.com.cn/
敬请期待 详细参数

SN74HCT658NT-10概述

HCT SERIES, 8-BIT TRANSCEIVER, INVERTED OUTPUT, PDIP24

SN74HCT658NT-10规格参数

参数名称属性值
包装说明DIP,
Reach Compliance Codeunknown
其他特性GENERATES PARITY ON BOTH DIRECTIONS
系列HCT
JESD-30 代码R-PDIP-T24
长度31.64 mm
负载电容(CL)150 pF
逻辑集成电路类型BUS TRANSCEIVER
位数8
功能数量1
端口数量2
端子数量24
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性INVERTED
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
传播延迟(tpd)59 ns
认证状态Not Qualified
座面最大高度5.08 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级INDUSTRIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度7.62 mm
Base Number Matches1
arm与DSP通信
我用的是omapl138,arm用的是sysbois 6系统,dsp用的是dspbios Version 5, 2个怎么通信。...
georon DSP 与 ARM 处理器
SDRAM刷新操作
对于SDRAM刷新操作, 手册是写64ms/8192行, 是要求每 64ms/8192 内产生一个刷新请求吗, 这样效率会不会有点低啊? 还是在64ms内只产生一次刷新请求就够了呢...
火箭_1991 FPGA/CPLD
11月份北京举办的一些重要行业展会
2010年中国国际社会公共安全产品博览会 展会时间:2010年11月2日 ~201年11月5日 展会场馆:北京市朝阳区北三环东路6号中国国际展览中心 第六届北京国际金融博览会 展会日期:2010年11月4日~20 ......
jameswangsynnex 工业自动化与控制
STM32FSRAM->GPIOBDMA
我已经实现内存以DMA方式送数到GPIOB口的操作,但是以16位 半字的模式送的 现在我希望能实现内存以字节的,按照DMA的方式送到GPIOB口的低八位,高八位不影响,但操作都会影响高八位的,有 ......
lqdz68 stm32/stm8
驱动库用户指南
驱动库用户指南...
yuhua8688 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1630  1377  1794  804  2286  47  13  46  8  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved