电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA200M000BGR

产品描述LVDS Output Clock Oscillator, 200MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BA200M000BGR概述

LVDS Output Clock Oscillator, 200MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA200M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
Reach Compliance Codeunknown
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率200 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
初学者的问题
才加入论坛2天,发现大家要么说的是无边际的高深道理、要么是实现1个大的系统,这样多数人只能在外面傻傻看热闹。我想我要别出心裁,提点大家都能看懂,又很实用的技术。问题 1: 继电器光耦隔离 ......
tzl DIY/开源硬件专区
变压器一些屏蔽线和屏蔽铜皮的作用
为做好LED电源的变压器:今天拆了一个电脑P2电源变压器;内部一个变压器结构大致是,输入输出线;中间有一层是加了铜皮(不知道最后接到哪个地了);另外一层也是隔离层,是有大致2跟粗线绕制接 ......
czf0408 LED专区
NEWBIT开发板评测——重力、磁力和温度模块测试
本帖最后由 jeehuiken 于 2017-12-2 00:16 编辑 以下测试是基于NEWBIT板载的芯片进行的测试,NEWBIT总共有重力感应、陀螺仪(磁力)感应、温度感应和光线感应,下述测试了重力、磁 ......
jeehuiken MicroPython开源版块
ccs3.1怎样安装 驱动怎样安装 求教
ccs3.1怎么安装呢 为什么我的没有emulator 谢谢 谢谢 本人新手 十分新...
cl丑小鸭 DSP 与 ARM 处理器
包络检波过程为什么要加一个电容来平滑振幅?
包络检波过程为什么要加一个电容来平滑振幅?如果平滑了不就把原来的信号失真了么?请赐教。 eeworldpostqq...
提拉米苏 模拟电子
又又又搞了一个通宵,朋友意气or自己身体
楼主的是位朋友是做方案的,虽说是做方案,也就是接点单,再找一些像我这样的工程师帮他开发。 楼主平时一个人,周末也没啥事,朋友提出帮忙,帮他开发一下,一方面看在朋友的面,帮他 ......
懒猫爱飞 工作这点儿事

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1376  1948  573  2846  2188  15  9  21  26  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved