电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531WC1240M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1240MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531WC1240M00DGR概述

CMOS/TTL Output Clock Oscillator, 1240MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531WC1240M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1240 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
反激式开关电源低电压下点亮HBLED灯(转)
本设计实例展示的是一种利用单节1.5V电池驱动小功率电子电路的方法。它基于一种自激振荡器设计,该自激振荡器可驱动一个反激式变压器生成更高的可控电压。本设计可以用来为模拟电路、微控制器以 ......
qwqwqw2088 模拟与混合信号
双DSP电机控制数字平台设计
摘要:直接转矩控制目前已经应用到同步机和异步机的各种控制系统中,由于其采用Bang?Bang控制,长控制周期将导致大电流和大的转矩脉动这两个突出问题,要使控制性能更为优越必然对控制周期提出 ......
zbz0529 电源技术
电源小贴士:在何处连接频率分析仪参考引线用于波德图测量——第1部分
转自:deyisupport 每当系统包含负反馈环路时,环路增益T成为衡量和优化稳定性、输出调节和瞬态响应性能的一个重要性能参数。电压注入是广泛采用的测量T的方法。图1所示为典型的电压注入T ......
okhxyyo 模拟与混合信号
我用定时器的扑获方式我发现他老是丢中断
发现有时候扑获来的数据少一半请问管脚是不是要配成FLOATING...
chyzh stm32/stm8
Cadence电路设计案例精解
《Cadence电路设计案例精解》一书以Cadence公司的Cadence SPB 16.0版本为基础,通过大量的典型实例,详尽介绍了Cadence公司Allegro平台的操作和使用方法,具体内容包括Cadence 16.0基础入门、平 ......
arui1999 下载中心专版
振荡电路抗干扰问题
这段时间一直在纠结折腾这玩意,但是总体来说改进有限,量的优化,还没能带来质的优化。 图中L可等效为一可变的电感,前面整体就是一个电容三点式振荡电路,因为L可变,振荡电路输出峰值可 ......
qq849682862 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 500  220  564  1204  2028  14  21  29  32  35 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved