电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HM6AEB18204BP33

产品描述2MX18 DDR SRAM, 0.45ns, PBGA165, 15 X 17 MM, 1 MM PITCH, PLASTIC, FBGA-165
产品类别存储    存储   
文件大小267KB,共24页
制造商Renesas(瑞萨电子)
官网地址https://www.renesas.com/
下载文档 详细参数 全文预览

HM6AEB18204BP33概述

2MX18 DDR SRAM, 0.45ns, PBGA165, 15 X 17 MM, 1 MM PITCH, PLASTIC, FBGA-165

HM6AEB18204BP33规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
零件包装代码BGA
包装说明LBGA,
针数165
Reach Compliance Codecompliant
ECCN代码3A991.B.2.A
最长访问时间0.45 ns
JESD-30 代码R-PBGA-B165
JESD-609代码e0
长度17 mm
内存密度37748736 bit
内存集成电路类型DDR SRAM
内存宽度18
功能数量1
端子数量165
字数2097152 words
字数代码2000000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织2MX18
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状RECTANGULAR
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)240
认证状态Not Qualified
座面最大高度1.46 mm
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度15 mm
Base Number Matches1

文档预览

下载PDF文档
HM66AEB36104/HM66AEB18204
HM66AEB9404
36-Mbit DDR II SRAM
4-word Burst
REJ03C0045-0100
Rev.1.00
Sep.06.2006
Description
The HM66AEB36104 is a 1,048,576-word by 36-bit, the HM66AEB18204 is a 2,097,152-word by 18-bit, and the
HM66AEB9404 is a 4,194,304-word by 9-bit synchronous double data rate static RAM fabricated with advanced
CMOS technology using full CMOS six-transistor memory cell. It integrates unique synchronous peripheral circuitry
and a burst counter. All input registers controlled by an input clock pair (K and
K)
and are latched on the positive edge
of K and
K.
These products are suitable for applications which require synchronous operation, high speed, low voltage,
high density and wide bit configuration. These products are packaged in 165-pin plastic FBGA package.
Features
1.8 V
±
0.1 V power supply for core (V
DD
)
1.4 V to V
DD
power supply for I/O (V
DDQ
)
DLL circuitry for wide output data valid window and future frequency scaling
Pipelined double data rate operation
Common data input/output bus
Four-tick burst for reduced address frequency
Two input clocks (K and
K)
for precise DDR timing at clock rising edges only
Two output clocks (C and
C)
for precise flight time and clock skew matching-clock and data delivered together to
receiving device
Internally self-timed write control
Clock-stop capability with
µs
restart
User programmable impedance output
Fast clock cycle time: 3.0 ns (333 MHz)/3.3 ns (300 MHz)/4.0 ns (250 MHz)/5.0 ns (200 MHz)/6.0 ns (167 MHz)
Simple control logic for easy depth expansion
JTAG boundary scan
Rev.1.00 Sep 06, 2006 page 1 of 20
有谁熟悉WAVCOM的OPEN AT开发技术的?
有谁熟悉WAVCOM的OPEN AT开发技术的? 我有偿请教您问题。 谢谢! ...
yeming 嵌入式系统
原理图查看网络连接
我新建了一张原理图,将别的原理图的电路复制到此新图中,然而我用Alt+鼠标左查看原理图网络连接时却没有反应,是什么原因? ...
yangshuojian PCB设计
在wince平台下的开发,mfc也要被dot net取代了么?
如题?...
w414878943 嵌入式系统
PIC 开发工具HI-TECH PICC库函数
一些PIC单片机的资料,分享下 33919...
老夫子 Microchip MCU
代码敲傻了
就在刚才,在微信里捡了个漂流瓶,看了下是个秒钟的音频,点击后把手机凑在耳朵边,传来一段温和而短促的屁声……让我纠结的是,为了确定那真的是个屁,我连续又听了三遍,三遍,遍… ...
led2015 聊聊、笑笑、闹闹
短接网线的1,3和2,6号线,能造成交换机端口连接上的现象吗?
请教大家一个问题:如果将网线的一头作成正常的网线接头,另一头的线路将1,3号线短接,2,6号线短接,接在交换机的一个端口上,会出现什么样的情况?交换机会不会不能工作? 非常感谢大家...
winkingsun 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2871  439  1526  333  2378  38  33  44  56  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved