电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CAT28LV64KA-30

产品描述EEPROM, 8KX8, 300ns, Parallel, CMOS, PDSO28, EIAJ, SOIC-28
产品类别存储    存储   
文件大小79KB,共11页
制造商Catalyst
官网地址http://www.catalyst-semiconductor.com/
下载文档 详细参数 全文预览

CAT28LV64KA-30概述

EEPROM, 8KX8, 300ns, Parallel, CMOS, PDSO28, EIAJ, SOIC-28

CAT28LV64KA-30规格参数

参数名称属性值
是否Rohs认证不符合
零件包装代码SOIC
包装说明SOP, SOP28,.45
针数28
Reach Compliance Codeunknown
ECCN代码EAR99
最长访问时间300 ns
命令用户界面NO
数据轮询YES
耐久性10000 Write/Erase Cycles
JESD-30 代码R-PDSO-G28
JESD-609代码e0
长度17.9 mm
内存密度65536 bit
内存集成电路类型EEPROM
内存宽度8
湿度敏感等级1
功能数量1
端子数量28
字数8192 words
字数代码8000
工作模式ASYNCHRONOUS
最高工作温度105 °C
最低工作温度-40 °C
组织8KX8
封装主体材料PLASTIC/EPOXY
封装代码SOP
封装等效代码SOP28,.45
封装形状RECTANGULAR
封装形式SMALL OUTLINE
页面大小32 words
并行/串行PARALLEL
峰值回流温度(摄氏度)240
电源3.3 V
编程电压3 V
认证状态Not Qualified
座面最大高度2.65 mm
最大待机电流0.0001 A
最大压摆率0.008 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
切换位YES
宽度7.5 mm
最长写入周期时间 (tWC)5 ms
Base Number Matches1

文档预览

下载PDF文档
CAT28LV64
64K-Bit CMOS PARALLEL EEPROM
FEATURES
s
3.0V to 3.6 V Supply
s
Read access times:
s
CMOS and TTL compatible I/O
s
Automatic page write operation:
– 200/250/300/350ns
s
Low power CMOS dissipation:
– 1 to 32 bytes in 5ms
– Page load timer
s
End of write detection:
– Active: 8 mA max.
– Standby: 100
µ
A max.
s
Simple write operation:
– Toggle bit
DATA
polling
s
Hardware and software write protection
s
100,000 program/erase cycles
s
100 year data retention
– On-chip address and data latches
– Self-timed write cycle with auto-clear
s
Fast write cycle time:
– 5ms max.
s
Commercial, industrial and automotive
temperature ranges
DESCRIPTION
The CAT28LV64 is a low voltage, low power, CMOS
parallel EEPROM organized as 8K x 8-bits. It requires a
simple interface for in-system programming. On-chip
address and data latches, self-timed write cycle with auto-
clear and V
CC
power up/down write protection eliminate
additional timing and protection hardware.
DATA
Polling
and Toggle status bit signal the start and end of the self-
timed write cycle. Additionally, the CAT28LV64 features
hardware and software write protection.
The CAT28LV64 is manufactured using Catalyst’s
advanced CMOS floating gate technology. It is designed
to endure 100,000 program/erase cycles and has a data
retention of 100 years. The device is available in JEDEC
approved 28-pin DIP, 28-pin TSOP, 28-pin SOIC or 32-
pin PLCC packages.
BLOCK DIAGRAM
A5–A12
ADDR. BUFFER
& LATCHES
INADVERTENT
WRITE
PROTECTION
ROW
DECODER
8,192 x 8
E
2
PROM
ARRAY
32 BYTE PAGE
REGISTER
VCC
HIGH VOLTAGE
GENERATOR
CE
OE
WE
CONTROL
LOGIC
I/O BUFFERS
TIMER
DATA POLLING
AND
TOGGLE BIT
COLUMN
DECODER
5094 FHD F02
I/O0–I/O7
A0–A4
ADDR. BUFFER
& LATCHES
© 2001 by Catalyst Semiconductor, Inc.
Characteristics subject to change without notice
1
Doc. No. 1010, Rev. A
E金币兑换了张京东E卡分享下
几个月来收益不错,管理员们很给力呀!看到njyq2008的晒单我吓了一跳,以为要寄卡过来呢!:)原来是管理大大们发的照片,呵呵,真是我想太多了…… 我们可爱的windy 发来照片 258516 收到第一 ......
strong161 聊聊、笑笑、闹闹
【解密01】基于51单片机的无线遥控坦克DIY 之 前言
【前言】 贴子发布了几天发现有很多网友对“ZiShi”这个遥控坦克的DIY过程比较感兴趣,不时有朋友询问这个坦克的DIY过程和控制原理,为了大家进一步了解这个项目,“ZiShi”将本着开放 ......
@ZiShi DIY/开源硬件专区
请教数组问题!!!
定义一个数组char a="0XFF,0XFF,0XFF,0XFF,0XFF,0XFF,0XFF,0XFF"; 这个数组共有64位,怎么能让其中任意一位变0,用什么方法实现,请教.....
munitis 嵌入式系统
STM32F103VE AD转换问题
用STM32进行4通道ADC转换,采用DMA方式。基准源为2500mv,12位AD采样, 采样电压使用范围为120-750mv,经测试在三段内出现非常大采样误差,大约分别是154-164mv,308-318mv,620-630mv;其他范 ......
skyfulstar stm32/stm8
免费zigbee协议栈在哪里下载,有知道的么?
Rt,搜索了下没发现,知道的给个具体网址...
zzxdzhw 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2331  2302  800  2649  1554  29  41  23  42  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved