电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530NB744M000DG

产品描述LVDS Output Clock Oscillator, 744MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530NB744M000DG概述

LVDS Output Clock Oscillator, 744MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530NB744M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率744 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于雕刻机整理一下思路,问几个问题。
前些时在网上看了好多大神发的关于雕刻机的帖子。多数设计到机械设计方面比较多。因为本人不是学机械的,所以也不怎么看得懂。刚好这段时间自己比较的闲,想动手做一台试一试。 首先,用57步 ......
baby5171413 DIY/开源硬件专区
求助,关于vxworks6.7
最近在用vxworks6.7,开发工具是workbench,想查看中断是否正确挂接, 书上说tornado上可以通过Browser查看,但在workbench下找不到这个工具啊,求达人相助啊啊!...
hbgArmy 实时操作系统RTOS
求问nrf24l01的控制晶振问题??
我现在用三个nrf24l01,一个负责接收数据,剩下两个接收数据,,一开始我用的单片机的晶振是11.0592M,(TH1=0xFD),接受的数据是正确的,,但是当我把晶振都换为22.118时(TH1=0xfa),接受的 ......
huangweichi123 无线连接
跪求毕业设计 《可燃气体无线监控系统》
在网上找到了一个终极版什么的设计,但是里面的图很不清晰...... 求各位帮帮忙,小弟感激不尽!!!...
sunwy 单片机
请教或讨论:SD卡在什么情况下会变成只读的?
我有一个板子,是用SPI模式的SD卡; 发现如果突然断电的话,再次启动后,SD卡就变成只读的了。 通常的原因是什么?...
gjg191 嵌入式系统
基于神经网络PID 控制的包装印刷位置伺服系统
:针对包装印刷传动位置伺服系统,介绍一种基于共轭梯度学习算法的神经网络自适应PID 控制方法. 利用神经元的自学习、自适应特点,通过对位置系统的在线边学习边控制实现系统的快速实时控制. 仿真 ......
frozenviolet 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2333  1141  637  1218  1093  58  54  6  16  48 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved