电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UB190M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 190MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UB190M000DGR概述

CMOS/TTL Output Clock Oscillator, 190MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UB190M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率190 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
呼叫academic 、fengzhang2002 关于 enet_lwip 这个例程
本人研究lwip有一段时间了!可以说对lwip也小有成就!今天突然发现驱动库里的几个关于lwip的程序,就是 enet_lwip,enet_io,enet_ptpd 这几个,感觉突然摸不着头脑,因为我平时用的是 IAR 编译环 ......
历史的天空 微控制器 MCU
MT6580小白上路
小白初学MT6580,去年在一个做电子屏的公司上班,整天事情也不多,于是自己摸索着弄一弄联发科的mt芯片,从网上弄了一整套免费的资料,包括pcb原理图,核心代码,本来兴高采烈的自己制作pcb板, ......
tang12345678 PCB设计
Berkely模拟电路设计的PPT
2004年的资料,是英文的ppt 33202...
clark 模拟电子
怎样设计直流稳压电源?直流电源相关知识
一、先预设目的与要求1.通过实验获取直流电源相关知识 通过集成直流稳压电源的设计、安装和调试,要求学会: (1)选择变压器、整流二极管、滤波电容及集成稳压器来设计直流稳压电源; (2) ......
qwqwqw2088 模拟与混合信号
LPC54100 + 点点滴滴的进步(锂电池2控制核心)
时间赶得有点紧,所以就一下写完咯。上篇主要介绍了电池的充放电的过程,其中两个核心信号即为,电压设定值,与电流设定值。 电压设定值:主要用于控制电池恒压值 ......
908508455a NXP MCU
无“疫”为报,“仪”旧换新,RIGOL推出仪器换购活动
466631 466632 466633 466634 参与方式 官微入口参与: 1、关注“RIGOL”公众号; 2、打开聊天页面,点击“信息台”菜单; 3、找到“促 ......
eric_wang 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1531  634  703  1351  534  53  56  37  52  6 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved