电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

1518400501A

产品描述Passive Delay Line, 1-Func, 5-Tap, True Output, Hybrid,
产品类别逻辑    逻辑   
文件大小46KB,共1页
制造商Data Delay Devices
标准
下载文档 详细参数 全文预览

1518400501A概述

Passive Delay Line, 1-Func, 5-Tap, True Output, Hybrid,

1518400501A规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明SOP,
Reach Compliance Codecompliant
Is SamacsysN
其他特性MAX RISE TIME CAPTURED
JESD-30 代码R-XDSO-G14
长度12.83 mm
逻辑集成电路类型PASSIVE DELAY LINE
功能数量1
抽头/阶步数5
端子数量14
输出阻抗标称值(Z0)500 Ω
输出极性TRUE
封装主体材料UNSPECIFIED
封装代码SOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE
峰值回流温度(摄氏度)NOT SPECIFIED
可编程延迟线NO
认证状态Not Qualified
表面贴装YES
技术HYBRID
端子形式GULL WING
端子节距1.27 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
总延迟标称(td)40 ns
宽度7.39 mm
Base Number Matches1
为什么3D模型自己变大了?
就如图上那样,为什么我一开始放置3d模型的时候它的宽度大约是343mil;可是经过我在3D视图中模型与焊盘的相对位置调整后以便使他们对应,却发现模型自己变大了,返回二维视图后一测量,宽度就变 ......
极力电源 PCB设计
本来打算和朋友们共享STM32资料!
可网速术慢了...
zjw50001 stm32/stm8
关于FPGA程序烧写
我用的是JTAG,出现这样的错误Error (209015): Can't configure device. Expected JTAG ID code 0x020F40DD for device 1, but found JTAG ID code 0x020F30DD. 有人知道是为啥吗? 是我自己的 ......
3008202060 FPGA/CPLD
如何学习嵌入式Linux
转自韦东山老师 在学习嵌入式Linux之前,肯定要有C语言基础。汇编基础有没有无所谓(就那么几条汇编指令,用到了一看就会)。 C语言要学到什么程度呢?越熟当然越好,不熟的话也要具备基本技 ......
asd1126163471 Linux开发
高通警告美政府:不卖华为芯片,每年80亿美元市场白送竞争对手
据《华尔街日报》8月8日报道,美国芯片巨头高通正在游说特朗普政府,呼吁取消公司向华为出售芯片的限制。 493850 报道援引一份高通简报称,该公司告诉美国政策 ......
eric_wang 国产芯片交流
基于瑞萨R7FC080212芯片的智能学习型万能红外遥控器——心得汇集与总结
终于在最后一天勉强用瑞萨芯片遥控启动和关闭了空调。 很早就知道可以智能学习遥控代码。 也感觉很简单, 就用这个创意申请参加了这次活动。没想到做起来居然那么费时间。调试、硬件接口、 ......
mars4zhu 瑞萨MCU/MPU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2211  1389  333  1289  1060  42  39  24  10  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved