电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

PT7V4050TACGA18.432/20.000

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小156KB,共7页
制造商Diodes
官网地址http://www.diodes.com/
下载文档 详细参数 全文预览

PT7V4050TACGA18.432/20.000概述

PLL/Frequency Synthesis Circuit,

PT7V4050TACGA18.432/20.000规格参数

参数名称属性值
包装说明DIP,
Reach Compliance Codecompliant
Is SamacsysN
其他特性SEATED HEIGHT CALCULATED
模拟集成电路 - 其他类型PHASE DETECTOR
JESD-30 代码R-PDIP-T16
长度20.32 mm
功能数量1
端子数量16
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
座面最大高度4.58 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
温度等级COMMERCIAL
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
Data Sheet
PT7V4050
PLL with quartz stabilized VCXO
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
Features
PLL with quartz stabilized VCXO
Loss of signals alarm
Return to nominal clock upon LOS
Input data rates from 8 kb/s to 65 Mb/s
Tri-state output
User defined PLL loop response
NRZ data compatible
Single +5.0V power supply
Description
The device is composed of a phase-lock loop with an
integrated VCXO for use in clock recovery, data re-
timing, frequency translation and clock smoothing
applications in telecom and datacom systems.
Crystal Frequencies Supported: 12.000~50.000 MHz.
Block Diagram
CLKIN
DATAIN
HIZ
Phase Detector &
Loss Of Signal
Circuit
RCLK
RDATA
LOS
PHO
VC
LOSIN
CLK1
VCXO
Divider
CLK2
OPN
Op
Amp
OPOUT
OPP
Ordering Information
PT7V4050
Device Type
16-pin clock recoverymodule
PackageLeads
T: Thru-Hole
G: Surface Mount
CLK2 Divider
A: Divide by 2 E: Divide by 32
B: Divide by 4 F: Divide by 64
C: Divide by 8 G: Divide by 128
D: Divide by 16 H: Divide by 256
K: Disable
T
B
C
G
A
49.408 / 12.352
CLK2 Frequency
CLK1 Frequency
A: 5.0V supply voltage
B: 3.3V supply voltage
C:
±
20ppm
F:
±
32ppm
G:
±
50ppm
H:
±
100ppm
Temperature Range
C: 0
°
C to 70
°
C
T: -40
°
C to 85
°
C
12.000
16.128
18.432
22.579
28.000
34.368
44.736
Frequencies using at CLK1 (MHz)
12.288
12.624
13.00
16.384
16.777
16.896
18.936
20.000
20.480
24.576
24.704
25.000
30.720
32.000
32.768
38.880
40.000
41.2416
47.457
49.152
49.408
19.440
35.328
16.000
17.920
22.1184
27.000
33.330
41.943
50.000
40.960
Note:
CLK1 up to 40.960MHz for both 5V and
3.3V for temperature -40oC to 85 oC; CLK1 up to
50MHz for both 5V and 3.3V for temperature 0oC to 70oC.
PT0125(02/06)
1
Ver:2
求助:移植kconfig用于windows上的配置管理,有什么好的方法?
kconfig用于配置管理比较好用,想移植到windows上来,用于一般嵌入式工程的配置管理. 一般可能使用cygwin,直接编译生成mconf/conf.exe,但问题是在cygwin的shell下输入mconf kconfig没有问题 ......
杨彪 嵌入式系统
LCD段码显示屏的使用注意事项
1 由于 LCD 是由两片薄玻璃经密封胶封接组成。因此,使用过程中,要严禁跌落、 受硬物撞击、挤压 LCD 表面,以及装配受力不匀等,以免 LCD 破损报废。 2 对装有金属插脚的 LCD 产品,使用过 ......
晶拓 综合技术交流
BFR90A 资料谁有
BFR90A 资料谁有,能否让小弟看看,不省感激...
wanxiaotao 嵌入式系统
电子设计大赛论文报告格式
本帖最后由 paulhyde 于 2014-9-15 09:13 编辑 电子设计大赛论文报告格式 2007-06-14 18:54 电子设计大赛论文报告格式 **设计报告内容: 1.封面:单独1页(见样件) 2.摘要、关键词:中 ......
forsharing 电子竞赛
开发板芯币竞拍,每日一款!今日竞拍开发板:GOKIT机智云智能硬件开发板
出价动态: zca123 2400芯币 本活动由EEWORLD开发板流动站支持。活动由来:首先感谢大家对EEWORLD开发板流动站的支持。 这一年来EEWORLD开发板流动站留存下来了一些板子可能比较过时, ......
okhxyyo 聊聊、笑笑、闹闹
红外的取值问题。
// 解码值在Im中,当IrOK=1时解码有效。 /* 51单片机红外遥控解码程序 */ //用遥控器对准红外接收头,按下遥控器按键,在数码管前两位上就会显示对应按键的编码 #include #define uchar ......
mowin 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2055  1237  2198  182  1814  29  27  53  50  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved