电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531BA846M000DGR

产品描述LVDS Output Clock Oscillator, 846MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531BA846M000DGR概述

LVDS Output Clock Oscillator, 846MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531BA846M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率846 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
这样一个老哥的视频,你喜欢不?
TI WEBENCH课程刚刚上线(https://www.eeworld.com.cn/huodong/20130415_Power/index.html),群里的一个网友如是说: “终于又看到这老哥的视频了,看过第一次就喜欢上着哥们的课程了,讲课 ......
soso 模拟与混合信号
数据采集电路2
16550...
TSB11 单片机
如何修改虚拟机Ubuntu14的IP地址
#如何修改虚拟机Ubuntu14的IP地址 ###修改Ubuntu的IP地址 为了方便Ubuntu和开发板之间进行文件传输,需要将Ubuntu和开发板置于同一网段下,因此需要修改Ubuntu的IP地址。 打开Ubuntu的终端系 ......
bqgup 创意市集
看到一本书里有个运放电路,在输出输出端接了一个电阻,太理解这个电阻的作用
按照理想运放虚拟短路,虚拟断路的原理计算出Vout=-(Rf/R2)Vin,但里面多了一个电阻R4,不明白是什么作用,希望大家指点一下。 本帖最后由 我很单片机 于 2011-8-4 13:20 编辑 ]...
我很单片机 模拟电子
【Atmel SAM R21创意大赛周计划】(5) RF学习-简单的点对点
本帖最后由 yang_alex 于 2015-3-16 22:38 编辑 这个帖子昨天就写好了,只是验证的程序有些问题,本想解决了再一起写。结果有个网友很??那就先贴出来后面再补充吧。 ......
yang_alex Microchip MCU
请教下,电流互感圈是怎么使用的?
请教下,电流互感圈是怎么使用的? 为什么有的型号是20A/1A,有的是20A/1MA,有什么区别?怎么让单片机测量? ...
sky999 传感器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2825  2278  726  2453  1357  20  8  27  34  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved