电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531RB892M000DG

产品描述LVPECL Output Clock Oscillator, 892MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531RB892M000DG概述

LVPECL Output Clock Oscillator, 892MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531RB892M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
Is SamacsysN
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率892 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【基于R7F0C809 的POV 】DIY之三 软硬件开发调试环境搭建完成
本帖最后由 tziang 于 2015-10-13 12:33 编辑 【基于R7F0C809 的POV 】DIY之三 软硬件开发调试环境搭建完成 搭建分时任务软件处理框架 使用定时器0作为系统心跳,间隔1mS,调度各个任务 ......
tziang 瑞萨MCU/MPU
出售树莓派3b+加7寸显示屏加摄像头,beaglebone black,nrf52840原装开发板
本帖最后由 flashtt 于 2020-10-11 09:39 编辑 工作了之后换了方向,之前在学校买的这些板子不会再用到了,出售给需要的坛友,价格可谈,可E金币交易,需要的坛友可加qq:1991086469,请备注 ......
flashtt 淘e淘
十分钟学会Xilinx FPGA 设计
十分钟学会Xilinx FPGA 设计...
lwen9413 FPGA/CPLD
wince5.0 修改NORFlash分区大小
平台为wince5.0 + ep9315 我的实现注册表保存之后,想把分区空间分配大一点,如何实现呢?请高手指教!...
twpma 嵌入式系统
TI原装全新没用过的触摸板36卖了有人要不
RT TI原装全新没用过的触摸板 需要的留个联系方式吧...
AndersonBY 淘e淘
不同频点的放大电路怎么设计好使
想设计一个模拟放大电路,针对两个不同频点的输入信号实现放大倍数一样,如果用AGC电路实现这样的一个模拟放大电路,靠谱么(均衡器) ...
xxhhzz 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1101  1125  1342  1707  1000  57  2  8  15  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved