电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

M4A5-32/32-6VC

产品描述EE PLD, 6ns, 32-Cell, CMOS, PQFP44,
产品类别可编程逻辑    可编程逻辑器件   
文件大小2MB,共62页
制造商Vantis Corporation
下载文档 详细参数 全文预览

M4A5-32/32-6VC概述

EE PLD, 6ns, 32-Cell, CMOS, PQFP44,

M4A5-32/32-6VC规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Vantis Corporation
Reach Compliance Codeunknown
Is SamacsysN
其他特性YES
最大时钟频率118 MHz
系统内可编程YES
JESD-30 代码S-PQFP-G44
JESD-609代码e0
JTAG BSTYES
专用输入次数
I/O 线路数量32
宏单元数32
端子数量44
最高工作温度70 °C
最低工作温度
组织0 DEDICATED INPUTS, 32 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码QFP
封装等效代码TQFP44,.47SQ,32
封装形状SQUARE
封装形式FLATPACK
峰值回流温度(摄氏度)NOT SPECIFIED
电源5 V
可编程逻辑类型EE PLD
传播延迟6 ns
认证状态Not Qualified
最大供电电压5.25 V
最小供电电压4.75 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式GULL WING
端子节距0.8 mm
端子位置QUAD
处于峰值回流温度下的最长时间NOT SPECIFIED
Base Number Matches1

文档预览

下载PDF文档
MACH 4 CPLD Family
High Performance EE CMOS
Programmable Logic
FEATURES
x
High-performance, EE CMOS 3.3-V & 5-V CPLD families
x
Flexible architecture for rapid logic designs
I
MAC nclude
s
H
Adv
anc 4A Fam
e In
form ily
atio
n
x
x
x
x
x
x
x
x
— Excellent First-Time-Fit
TM
and refit feature
— SpeedLocking
TM
performance for guaranteed fixed timing
— Central, input and output switch matrices for 100% routability and 100% pin-out retention
High speed
— 5.0ns t
PD
Commercial and 7.5ns t
PD
Industrial
— 182MHz f
CNT
32 to 512 macrocells; 32 to 768 registers
44 to 352 pins in PLCC, PQFP, TQFP, BGA, or fpBGA packages
Advanced capabilities for easy system integration
— 3.3-V & 5-V JEDEC-compliant operations
— JTAG (IEEE 1149.1) compliant for boundary scan testing
— 3.3-V & 5-V JTAG in-system programming
— PCI compliant (-5/-55/-6/-65/-7/-10/-12 speed grades)
— Safe for mixed supply voltage system designs
— Programmable pull-up or Bus-Friendly
TM
inputs and I/Os
— Hot-socketing
— Programmable security bit
— Individual output slew rate control
Flexible architecture for a wide range of design styles
— D/T registers and latches
— Synchronous or asynchronous mode
— Dedicated input registers
— Programmable polarity
— Reset/ preset swapping
Advanced EE CMOS process provides high-performance, cost-effective solutions
Supported by Vantis DesignDirect
TM
software for rapid logic development
— Supports HDL design methodologies with results optimized for Vantis
— Flexibility to adapt to user requirements
— Software partnerships that ensure customer success
Vantis and third-party hardware programming support
— VantisPRO
TM
(formerly known as MACHPRO
®
) software for in-system programmability
support on PCs and automated test equipment
— Programming support on all major programmers including Data I/O, BP Microsystems, Advin,
and System General
Publication#
17466
Amendment/
0
Rev:
J
Issue Date:
May 1999
关于STD_LOGIC_VECTOR宽度的问题
STD_LOGIC_VECTOR允许定义的宽度(多少个二进制数),希望大家帮忙回答下,谢谢...
eeleader FPGA/CPLD
蜜袋鼯 第⑩贴 基于RSL10的蜜袋鼯健康监测系统-上位机设计
前言 在项目简介一贴中介绍了本项目的目标,其中第二个和第三个分别为: 2、运动健康数据分析:由于小蜜活动时间都是在夜里,这时候我们都是在睡觉的,那么想要知道它一晚上玩的开心与否, ......
justd0 物联网大赛方案集锦
关于2407A程序烧写(请版主再次指教)
请老师指教一下,我现在烧不了程序了。 Error: Read status value 0x0001 from symbol PRG_status Flash algorithm failed during clear operation 这是提示的错误信息。 MEMORY { ......
sure549 微控制器 MCU
单片机读写SIM卡电话本
单片机对SIM卡的操作已经知道了,关键是SIM卡中电话本存储在哪儿不太清楚,看了写资料说是可以进入SIM卡菜单,请问哪位大侠做过的能否介绍一下,谢谢...
jsxsd 嵌入式系统
DSP技术与应用
1475914760...
sdjntl DSP 与 ARM 处理器
请教:我在EVC里开发应用程序,如何对BMP图片进行缩放
我的项目换了个大的LCD屏,由原来的480*272换成720*480的 屏的驱动已经OK,WINCE的界面能够自动缩放成符合720*480的屏大小,但是我用EVC写的应用程序界面还是480*272的,我想不改界面图片,让它缩放 ......
unicorn06 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 330  1010  1203  2835  410  7  21  25  58  9 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved