电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EB649M000BGR

产品描述LVPECL Output Clock Oscillator, 649MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EB649M000BGR概述

LVPECL Output Clock Oscillator, 649MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EB649M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率649 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
选择电阻以最大程度减少接地负载电流源误差
运算放大器通常用于在工业流程控制、科学仪器和医疗设备等各种应用中产生高性能电流源图1所示的改进型Howland电流源非常受欢迎,因为它可以驱动接地负载。允许相对较高电流的晶体管可以用MOSF ......
youluo ADI 工业技术
貌似不能买道具啊,杯具了……呵呵
进入道具商店想买道具玩玩,没想到全部都是负载量不够啊 用户的负载量只有10嘛,但是道具的重量最小都是20嘛…… 是不是负载量少了个0啊?还是道具市场停业整顿啊?:lol...
open82977352 为我们提建议&公告
浅谈LTE技术及实际应用方案
一、LTE技术概述 LTE是由移动通信标准化组织3GPP推出的以多天线(MIMO)和正交频分复用(OFDM)为基础的新一代通信系统,目前主流的3G技术主要有WCDMA、TD-SCDMA和CDMA2000,前两种采用3GP ......
成都亿佰特 无线连接
请教有关P1.0中断的问题
请教!!为啥进不了中断啊??我用的P1.0作为外部中断 #include main() { WDTCTL=WDTPW+WDTHOLD; P1IES= 0x01; P1IFG=0x00; P1IE = 0x01; _EINT(); LPM1; //wh ......
baikaishui_1920 微控制器 MCU
LPC4357 软件中断
有没有对LPC4357比较熟悉的大牛啊 这个芯片是不 是支持软件中断呢。 现在想要一个手动触发的中断产生,有什么比较好的方法么? ...
jplzl10000 NXP MCU
Linux下网络服务器配置视频--武汉华嵌张老师
http://v.youku.com/v_show/id_XNjEyMTE0ODky.html...
武汉linux Linux开发

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2180  1331  2848  826  1776  41  22  50  49  28 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved