电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

709279S6G

产品描述Dual-Port SRAM, 32KX16, 15ns, CMOS, CPGA108, PGA-108
产品类别存储    存储   
文件大小192KB,共17页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

709279S6G概述

Dual-Port SRAM, 32KX16, 15ns, CMOS, CPGA108, PGA-108

709279S6G规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码PGA
包装说明PGA-108
针数108
Reach Compliance Codecompliant
ECCN代码3A991.B.2.B
Is SamacsysN
最长访问时间15 ns
其他特性FLOW-THROUGH OR PIPELINED ARCHITECTURE
JESD-30 代码S-CPGA-P108
JESD-609代码e0
内存密度524288 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度16
功能数量1
端子数量108
字数32768 words
字数代码32000
工作模式SYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织32KX16
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码PGA
封装形状SQUARE
封装形式GRID ARRAY
并行/串行PARALLEL
峰值回流温度(摄氏度)225
认证状态Not Qualified
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD
端子形式PIN/PEG
端子位置PERPENDICULAR
处于峰值回流温度下的最长时间30
Base Number Matches1

文档预览

下载PDF文档
HIGH-SPEED 32/16K x 16
SYNCHRONOUS
DUAL-PORT STATIC RAM
Features
IDT709279/69S/L
LEAD FINISH (SnPb) ARE IN EOL PROCESS - LAST TIME BUY EXPIRES JUNE 15, 2018
True Dual-Ported memory cells which allow simultaneous
access of the same memory location
High-speed clock to data access
– Commercial: 9/12/15ns (max.)
– Industrial: 12ns (max.)
Low-power operation
– IDT709279/69S
Active: 950mW (typ.)
Standby: 5mW (typ.)
– IDT709279/69L
Active: 950mW (typ.)
Standby: 1mW (typ.)
Flow-Through or Pipelined output mode on either port via
the
FT/PIPE
pin
Dual chip enables allow for depth expansion without
additional logic
Counter enable and reset features
Full synchronous operation on both ports
– 4ns setup to clock and 1ns hold on all control, data, and
address inputs
– Data input, address, and control registers
– Fast 9ns clock to data out in the Pipelined output mode
– Self-timed write allows fast cycle time
– 15ns cycle time, 67MHz operation in Pipelined output mode
Separate upper-byte and lower-byte controls for
multiplexed bus and bus matching compatibility
TTL- compatible, single 5V (±10%) power supply
Industrial temperature range (–40°C to +85°C) is
available for selected speeds
Available in a 100-pin Thin Quad Flatpack (TQFP) package
Green parts available. See ordering information
Functional Block Diagram
R/W
L
UB
L
CE
0L
CE
1L
LB
L
OE
L
1
0
0/1
1
0
0/1
R/W
R
UB
R
CE
0R
CE
1R
LB
R
OE
R
FT/PIPE
L
I/O
8L
-
I/O
15L
I/O
0L
-I/O
7L
0/1
1b 0b b a 1a 0a
0a 1a
a
b 0b 1b
0/1
FT/PIPE
R
I/O
8R
-I/O
15R
,
,
I/O
Control
I/O
Control
I/O
0R
-I/O
7R
A
14L
(1)
A
0L
CLK
L
ADS
L
CNTEN
L
CNTRST
L
Counter/
Address
Reg.
MEMORY
ARRAY
Counter/
Address
Reg.
A
14R
(1)
A
0R
CLK
R
ADS
R
CNTEN
R
CNTRST
R
3243 drw 01
NOTE:
1. A
14X
is a NC for IDT709269.
FEBRUARY 2018
1
©2017 Integrated Device Technology, Inc.
DSC-3243/16
外接SRAM与Flash的操作是由硬件自动完成的吗?
菜鸟请教:外接SRAM与Flash的操作(包括内存分配、寻址、读写等)是由硬件自动完成,还是需要编程干预呢?谢谢各位了!...
yulri stm32/stm8
vxworks或tornado下怎么执行自己编写的tcl脚本?
此外,如果临时编译了一个tcl脚本文件放到文件系统内,怎么执行呢?...
tanta 实时操作系统RTOS
自定义消息无法接收
我在窗体上放了个clistctrl,我希望在鼠标每次点击item的时候,窗体的某一个位置重画. 我的做法是: 在CNewDlg.h中 自定义一个消息:#define WM_MYMSG WM_USER+110 然后 1、afx_msg LRESU ......
364908957 嵌入式系统
FAQ:RFID阅读器之常见问题与解答
基本的RFID系统由RFID标签(Tag)、RFID阅读器(Reader)及应用支撑软件等几部分组成。下图所示是一个基本的RFID系统,图中显示了三种不同形式的RFID标签。RFID标签(Tag)由芯片与天线(Antenna)组成 ......
JasonYoo 模拟电子
3G基站发射机性能测试与分析
在当前快速发展的第三代无线通信系统中,为了达到更高的传输率需要采用高度复杂的调制系统,这给工程师带来了新的挑战,本文向中国测试和测量工程师简要介绍了3G基站发射机需要测试和分析的关键 ......
fly 无线连接
未定义指令异常 44b0
我的程序出现了未定义指令异常。在svc和irq下面的r14,我查看lr的地址属于在c语言里面,我一直调用的两个函数,这两个函数每次运行,至少能运行几十万次。是什么原因造成了未定义指令异常呢?? ......
zhuohuatree 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1277  1066  25  2804  407  29  23  28  19  59 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved