电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB332M000BG

产品描述LVPECL Output Clock Oscillator, 332MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB332M000BG概述

LVPECL Output Clock Oscillator, 332MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB332M000BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
Is SamacsysN
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率332 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
也被奖品砸了一下,建议奖品换成毛笔
收到了活动的,派克的圆珠笔,TI的合作商标,EEworld的书签名片 340694 笔是这样的 340695 拨出来看一下笔管,还洋人造。去年听到一则新闻:我国终于会制造圆珠笔了。记得这种中性笔好像 ......
sanhuasr 聊聊、笑笑、闹闹
关于pic单片机的一些问题
最近用pic16f73做两个AD采集,一个开关控制是哪一路进行ad转换,然后将转换结果送入4个8段数码管进行显示。程序已经编写完成并编译通过,现要做板,在硬件电路方面有几个问题不明,再次请教: ......
sjl2001 Microchip MCU
Xilinx ucf和Synplify sdc之间的对应关系
原来用Xilinx的xst做综合,约束也都是在ucf里面的。ucf里面可以用FFS指定全部的DFF,请问在Synplify里面怎么写才能表示FFS的意思呢?我想将到一个点的path全部设为multi-cycle的,想将起点设为F ......
eeleader FPGA/CPLD
新版即将来临,庆祝吧!!
早上来上网就开始发现版面有点跟昨天不一样啦,具体哪不一样说不出来,只能怪我平常不注意观察吧,:victory:...
Sur TI技术论坛
请教各位模电高手:如何用模拟电路实现附件中的信号波形转换?
请教各位模电高手:如何用模拟电路实现附件中的信号波形转换? 我想把图中蓝色部分的原始信号经过一定的模拟电路的转换后变成红色虚线部分的波形! 谢谢了!...
shentimmy 模拟电子
想收一个闲置的STM8L-DISCOVERY开发板
最近在看stm8,想收一个闲置的STM8L-DISCOVERY开发板。 ...
quackonchen 淘e淘

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1628  2647  2674  2436  1870  24  18  35  25  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved