电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVT08PW/AUJ

产品描述逻辑门 3.3 V Quad 2-input AND gate
产品类别半导体    逻辑集成电路    逻辑门   
文件大小186KB,共14页
制造商Nexperia
官网地址https://www.nexperia.com
标准
下载文档 详细参数 全文预览

74LVT08PW/AUJ概述

逻辑门 3.3 V Quad 2-input AND gate

74LVT08PW/AUJ规格参数

参数名称属性值
厂商名称Nexperia
产品种类逻辑门
产品Single-Function Gate
逻辑功能AND
逻辑系列74LVT
栅极数量4 Gate
输入线路数量8 Input
输出线路数量4 Output
传播延迟时间3.4 ns
电源电压-最大3.6 V
电源电压-最小2.7 V
最小工作温度- 40 C
最大工作温度+ 85 C
安装风格SMD/SMT
封装 / 箱体TSSOP-14
封装Reel
工作温度范围- 40 C to + 85 C
输出电流- 50 mA
输出电压7 V
工厂包装数量2500
单位重量140.300 mg

文档预览

下载PDF文档
74LVT08
3.3 V Quad 2-input AND gate
Rev. 3 — 22 March 2017
Product data sheet
1
General description
The 74LVT08 is a high-performance BiCMOS product designed for V
CC
operation at
3.3 V.
The 74LVT08 is a quad 2-input AND gate.
2
Features and benefits
Wide supply voltage range from 2.7 V to 3.6 V
Output capability: +64 mA and -32 mA
TTL input and output switching levels
Latch-up protection
JESD78 Class II exceeds 500 mA
Complies with JEDEC standards:
JESD8C (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114E exceeds 2000 V
MM JESD22-A115-A exceeds 200 V
Specified from -40 °C to 85 °C
3
Ordering information
Package
Temperature
range
-40 °C to +85 °C
-40 °C to +85 °C
-40 °C to +85 °C
Table 1. Ordering information
Type
number
74LVT08D
74LVT08DB
74LVT08PW
Name
SO14
SSOP14
TSSOP14
Description
plastic small outline package; 14 leads;
body width 3.9 mm
plastic shrink small outline package; 14 leads;
body width 5.3 mm
plastic thin shrink small outline package; 14 leads;
body width 4.4 mm
Version
SOT108-1
SOT337-1
SOT402-1

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 488  602  819  1361  2814  10  13  17  28  57 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved