电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550MJ200M000DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件    振荡器   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

550MJ200M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550MJ200M000DGR - - 点击查看 点击购买

550MJ200M000DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550MJ200M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT PACKAGE-6
Reach Compliance Codecompliant
其他特性COMPLEMENTARY OUTPUT; TRI-STATE; ENABLE/DISABLE FUNCTION; TAPE AND REEL
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率130 ppm
频率稳定性20%
JESD-609代码e4
线性度10%
制造商序列号SI550
安装特点SURFACE MOUNT
端子数量6
最大工作频率1417 MHz
最小工作频率10 MHz
标称工作频率200 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
封装主体材料PLASTIC/EPOXY
封装等效代码DILCC6,.2
物理尺寸7.0mm x 5.0mm x 1.85mm
电源3.3 V
认证状态Not Qualified
最长上升时间0.35 ns
最大压摆率130 mA
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
高手帮忙看看有没有错!谢谢!
元件摆好 还未布线 晶振的封装觉得有问题 但不确定 望高手指点下下 谢谢!!...
fefefe PCB设计
偵測AC電壓
請問問題 (使用 OPA 4350 )1. 工作原理可否解釋一下 2. 此設計方式的類型是 ? (比如 電壓隨偶 或是差分的設計方式 ) 3. 輸入端是AC 100V ,不用分壓就直接輸入到 OP 的第2與第3支接腳嗎 ? 4 ......
williamhou 模拟电子
TPS55340输出电压噪声比较大的问题
本帖最后由 qwqwqw2088 于 2018-11-5 07:41 编辑 参考TI官方手册,设计了TPS55340升压电路,输入4.8V,输出6V,开关频率为470kHz左右。当空载时,噪声达到300mV,带1A的负载时,噪声达700mV, ......
qwqwqw2088 模拟与混合信号
MSP430时钟系统一
MSP430拥有一个灵活的时钟系统,并且这个时钟系统专门是为电池供电设计的。在此振荡器和系统时钟发生器的主要设计目标是廉价和低功耗。MSP430系列单片机基础时钟主要是由低频晶体振荡器,高频警 ......
qinkaiabc 微控制器 MCU
无线遥控玩具小车电路图
25036...
xubifei2008 无线连接
新人求将汇编转化为C语言
汇编源程序: ST BIT P3.0 OE BIT P3.1 ORG 0000H LJMP MAINORG 0030HMAIN: CLR P2.0CLR P2.2LCAL ......
NANSHI 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1384  2077  2405  746  1111  21  3  27  43  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved