电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74ALVT16823DL,518

产品描述IC FF D-TYPE DUAL 9BIT 56SSOP
产品类别逻辑    逻辑   
文件大小231KB,共18页
制造商Nexperia
官网地址https://www.nexperia.com
下载文档 详细参数 选型对比 全文预览

74ALVT16823DL,518概述

IC FF D-TYPE DUAL 9BIT 56SSOP

74ALVT16823DL,518规格参数

参数名称属性值
Brand NameNexperia
厂商名称Nexperia
零件包装代码SSOP
包装说明SSOP,
针数56
制造商包装代码SOT371-1
Reach Compliance Codecompliant
Samacsys Description74ALVT16823 - 18-bit bus-interface D-type flip-flop with reset and enable; 3-state@en-us
其他特性ALSO OPERATES FROM 3V TO 3.6V SUPPLY
系列ALVT
JESD-30 代码R-PDSO-G56
JESD-609代码e4
长度18.425 mm
逻辑集成电路类型BUS DRIVER
湿度敏感等级2
位数9
功能数量2
端口数量2
端子数量56
最高工作温度85 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码SSOP
封装形状RECTANGULAR
封装形式SMALL OUTLINE, SHRINK PITCH
峰值回流温度(摄氏度)260
最大电源电流(ICC)5 mA
传播延迟(tpd)4.5 ns
认证状态Not Qualified
座面最大高度2.8 mm
最大供电电压 (Vsup)2.7 V
最小供电电压 (Vsup)2.3 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术BICMOS
温度等级INDUSTRIAL
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式GULL WING
端子节距0.635 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度7.5 mm

文档预览

下载PDF文档
74ALVT16823
Rev. 5 — 22 January 2018
18-bit bus-interface D-type flip-flop with reset and enable;
3-state
Product data sheet
1
General description
The 74ALVT16823 18-bit bus interface register is designed to eliminate the extra
packages required to buffer existing registers and provide extra data width for wider
data/address paths of buses carrying parity.
The 74ALVT16823 has two 9-bit wide buffered registers with clock enable (pin nCE)
and master reset (pin nMR) which are ideal for parity bus interfacing in high
microprogrammed systems.
The registers are fully edge-triggered. The state of each D input, one set-up time
before the LOW-to-HIGH clock transition is transferred to the corresponding Q output
of the flip-flop.
It is designed for V
CC
operation from 2.5 V to 3.0 V with I/O compatibility to 5 V.
2
Features and benefits
Two sets of high speed parallel registers with positive edge-triggered D-type flip-flops
5 V I/O compatible
Ideal where high speed, light loading, or increased fan-in are required with MOS
microprocessors
Bus hold data inputs eliminate the need for external pull-up resistors to hold unused
inputs
Live insertion and extraction permitted
Power-up 3-state
Power-up reset
No bus current loading when output is tied to 5 V bus
Output capability: +64 mA to -32 mA
Latch-up protection:
JESD78: exceeds 500 mA
ESD protection:
MIL STD 883, method 3 015: exceeds 2000 V
MM: exceeds 200 V

74ALVT16823DL,518相似产品对比

74ALVT16823DL,518 74ALVT16823DGGY 74ALVT16823DGGS 74ALVT16823DL,512
描述 IC FF D-TYPE DUAL 9BIT 56SSOP IC FF D-TYPE DUAL 9BIT 56TSSOP IC FF D-TYPE DUAL 9BIT 56TSSOP IC FF D-TYPE DUAL 9BIT 56SSOP
Brand Name Nexperia Nexperia Nexperia Nexperia
厂商名称 Nexperia Nexperia Nexperia Nexperia
零件包装代码 SSOP TSSOP TSSOP SSOP
包装说明 SSOP, TSSOP, TSSOP, SSOP,
针数 56 56 56 56
制造商包装代码 SOT371-1 SOT364-1 SOT364-1 SOT371-1
Reach Compliance Code compliant compliant compliant compliant
Samacsys Description 74ALVT16823 - 18-bit bus-interface D-type flip-flop with reset and enable; 3-state@en-us 74ALVT16823 - 18-bit bus-interface D-type flip-flop with reset and enable; 3-state@en-us 74ALVT16823 - 18-bit bus-interface D-type flip-flop with reset and enable; 3-state@en-us 74ALVT16823 - 18-bit bus-interface D-type flip-flop with reset and enable; 3-state@en-us
其他特性 ALSO OPERATES FROM 3V TO 3.6V SUPPLY ALSO OPERATES FROM 3V TO 3.6V SUPPLY ALSO OPERATES FROM 3V TO 3.6V SUPPLY ALSO OPERATES FROM 3V TO 3.6V SUPPLY
系列 ALVT ALVT ALVT ALVT
JESD-30 代码 R-PDSO-G56 R-PDSO-G56 R-PDSO-G56 R-PDSO-G56
JESD-609代码 e4 e4 e4 e4
长度 18.425 mm 14 mm 14 mm 18.425 mm
逻辑集成电路类型 BUS DRIVER BUS DRIVER BUS DRIVER BUS DRIVER
湿度敏感等级 2 2 2 2
位数 9 9 9 9
功能数量 2 2 2 2
端口数量 2 2 2 2
端子数量 56 56 56 56
最高工作温度 85 °C 85 °C 85 °C 85 °C
最低工作温度 -40 °C -40 °C -40 °C -40 °C
输出特性 3-STATE 3-STATE 3-STATE 3-STATE
输出极性 TRUE TRUE TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 SSOP TSSOP TSSOP SSOP
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH
传播延迟(tpd) 4.5 ns 4.5 ns 4.5 ns 4.5 ns
座面最大高度 2.8 mm 1.2 mm 1.2 mm 2.8 mm
最大供电电压 (Vsup) 2.7 V 2.7 V 2.7 V 2.7 V
最小供电电压 (Vsup) 2.3 V 2.3 V 2.3 V 2.3 V
标称供电电压 (Vsup) 2.5 V 2.5 V 2.5 V 2.5 V
表面贴装 YES YES YES YES
技术 BICMOS BICMOS BICMOS BICMOS
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL INDUSTRIAL
端子面层 Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au) Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式 GULL WING GULL WING GULL WING GULL WING
端子节距 0.635 mm 0.5 mm 0.5 mm 0.635 mm
端子位置 DUAL DUAL DUAL DUAL
宽度 7.5 mm 6.1 mm 6.1 mm 7.5 mm
峰值回流温度(摄氏度) 260 - 260 260
处于峰值回流温度下的最长时间 30 - 30 30
终端PDA界面最大化后自己做一个图片按钮用来显示电量和WLAN
终端采集器用的是SYMBOL的9300,我将窗口最大化后,状态栏就隐藏掉(要求这样子)这样我就需要自己显示电量和那个设置无线局域网的东西。有做过的发一个DEMO程序到我邮箱里,谢谢!worldisliuyi ......
licaiyanding 嵌入式系统
B题交流
本帖最后由 paulhyde 于 2014-9-15 09:26 编辑 大家发表下做B题的问题,大家一起解决 ...
小果冻 电子竞赛
为了咱日后更详细探讨:请说说安防有哪些应用产品?
希望大家可以罗列下你知道的安防应用产品或者关注的安防技术 越详细越好 找到大家感兴趣的内容,咱们可以逐一在坛子里进行探讨~~~...
soso 工业自动化与控制
江湖救急!VIVADO错误 小白求帮助
我是个小白 从网上找的vivado源程序 没有检出错误 但是仿真和综合的时候显示有错误 综合的时候只显示有错误 但是我没找到怎么看:Cry: 仿真的时候 显示的错误如图 他让我看xvlog 我也 ......
lll424168013 FPGA/CPLD
常用元器件的识别
本帖最后由 paulhyde 于 2014-9-15 08:59 编辑 一、电阻 电阻在电路中用“R”加数字表示,如:R1表示编号为1的电阻。电阻在电路中的主要作用为分流、限流、分压、偏置等。 1、参数识别:电阻 ......
open82977352 电子竞赛
求C语言核心开发技术从入门到精通光盘文件
本人在本站下载了电子书,看了俄罗斯方块游戏的开发实例。自己照着电子书敲了代码,编译不成功,求哪位大神提供完整的代码,谢谢。 因不太会Turbo,能附上俄罗斯方块游戏各模块建立、编译、 ......
Hassan 编程基础

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2603  378  489  293  2094  58  57  9  14  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved