电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571ACC000107DGR

产品描述OSC VCXO 10.0000MHZ LVPECL SMD
产品类别无源元件    振荡器   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

571ACC000107DGR在线购买

供应商 器件名称 价格 最低购买 库存  
571ACC000107DGR - - 点击查看 点击购买

571ACC000107DGR概述

OSC VCXO 10.0000MHZ LVPECL SMD

571ACC000107DGR规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codecompliant
安装特点SURFACE MOUNT
端子数量8
最大工作频率280 MHz
最小工作频率10 MHz
标称工作频率280 MHz
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC
封装等效代码LCC8,.2X.28,100
电源3.3 V
认证状态Not Qualified
最大压摆率130 mA
标称供电电压3.3 V
表面贴装YES

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
基于FPGA的相检宽带测频系统的设计
491219 ...
至芯科技FPGA大牛 FPGA/CPLD
在VHDL中怎么实现宏编译
各位同仁: 现在在开发过程中遇见一个问题,想向大家讨教一下:在verilog中时,我们采用宏编译的方式可以实现自动在程序中添加版本号的方式进行版本的管理。实现方式是,脚本将相关的信息写入到 ......
patriotiii FPGA/CPLD
wince 中压缩与非压缩dll , xip dll 与非xip dll
由于嵌入式系统的特定要求,ce必须比桌面系统更有效的使用和节省物理内存,采用有rom文件系统与ram文件系统。可以在rom中存放压缩的与非压缩的文件,前者中的可执行文件(dll,exe)必须解压到r ......
xmjianfu 嵌入式系统
分享下刚刚画好的DXP封装__STM32F407
效果如图示,原理图源文件在附件里,送几个PCB库,略微检查了下,应该没问题如果是你需要的请顶一下 909109091190912 ST官方授权代理,专营STM8/32QQ 940436962http://y-ec.taobao.com/ST意法半导 ......
fuqing5542 stm32/stm8
linux2.6内核Makefile详解
熟悉内核的Makefile对开发设备驱动、理解内核代码结构都是非常重要的 linux2.6内核Makefile的许多特性和2.4内核差别很大,在内核目录的documention/kbuild/makefiles.txt中有详细的说明。给大 ......
呱呱 Linux开发
关于DSP 2812的CMD问题
我初学DSP没多久,所用的芯片是TMS320F2812,在使用SRAM.CMD文件仿真是程序运行正确,我用定时器翻转IO口,周期是1us,一切都正常,但是我将SRAM.CMD文件换成flash.CMD文件下载到FLASH里面运行 ......
tao122188 DSP 与 ARM 处理器

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2761  2560  2505  639  127  15  31  24  27  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved