电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

550BE360M000DGR

产品描述VCXO; DIFF/SE; SINGLE FREQ; 10-1
产品类别无源元件   
文件大小458KB,共15页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

550BE360M000DGR在线购买

供应商 器件名称 价格 最低购买 库存  
550BE360M000DGR - - 点击查看 点击购买

550BE360M000DGR概述

VCXO; DIFF/SE; SINGLE FREQ; 10-1

550BE360M000DGR规格参数

参数名称属性值
类型VCXO
频率360MHz
功能启用/禁用
输出LVDS
电压 - 电源3.3V
频率稳定度±20ppm
绝对牵引范围(APR)±25ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳6-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)
高度 - 安装(最大值)0.071"(1.80mm)
电流 - 电源(禁用)(最大值)75mA

文档预览

下载PDF文档
Si550
R
EVISION
D
V
O L TAG E
- C
ONTR OLLED
C
RYSTAL
O
S C I L L A T O R
(VCXO)
10 MH
Z TO
1 . 4 G H
Z
Features
Available with any frequency from
10 to 945 MHz and select
frequencies to 1.4 GHz
3rd generation DSPLL
®
with
superior jitter performance (0.5 ps)
3x better temperature stability than
SAW-based oscillators
Excellent PSRR performance
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 10.
Applications
SONET/SDH
xDSL
10 GbE LAN/WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Pin Assignments:
See page 9.
(Top View)
V
C
1
2
3
6
5
4
V
DD
Description
The Si550 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to
provide a low-jitter clock at high frequencies. The Si550 supports any
frequency from 10 to 945 MHz and select frequencies to 1417 MHz. Unlike
traditional VCXOs, where a different crystal is required for each output
frequency, the Si550 uses one fixed crystal to provide a wide range of output
frequencies. This IC-based approach allows the crystal resonator to provide
exceptional frequency stability and reliability. In addition, DSPLL clock
synthesis provides superior supply noise rejection, simplifying the task of
generating low-jitter clocks in noisy environments typically found in
communication systems. The Si550 IC-based VCXO is factory-configurable
for a wide variety of user specifications, including frequency, supply voltage,
output format, tuning slope, and temperature stability. Specific configurations
are factory programmed at time of shipment, thereby eliminating the long
lead times associated with custom oscillators.
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
Fixed
Frequency
XO
Any-Frequency
10 MHz–1.4 GHz
DSPLL
®
Clock Synthesis
CLK+
CLK–
Vc
ADC
OE
GND
Rev. 1.2 6/18
Copyright © 2018 by Silicon Laboratories
Si550
【CY8CKIT-149 PSoC 4100S测评】+PWM分析与使用(下)
上个帖子PWM分析与使用(上)对官方的PWM例程进行了分析,这篇我们在例程上进行修改实验。 点开cysch文件,在右边的列表中找到PWM模块,它位于Digital分类中,选中名称可将其拖动到左侧原理图 ......
DDZZ669 单片机
脉宽调制(PWM)的基本原理及其应用实例(转)
本帖最后由 paulhyde 于 2014-9-15 09:30 编辑 关键字: PWM PIC16C67 制动器 DSP 微控制器 脉宽调制(PWM)是利用微处理器的数字输出来对模拟电路进行控制的一种非常有效的技术,广泛应 ......
马子007 电子竞赛
Qorvo® 利用功能强大的新款多次可编程 PMIC 提升性能
移动应用、基础设施与航空航天、国防应用中 RF 创新解决方案的领先供应商 Qorvo®(纳斯达克代码:QRVO)进一步扩展多重时间可编程 PMIC 系列,推出公司首款恒定导通时间(COT)可编程电源管理 ......
石榴姐 无线连接
难忘2017,迎接2018,年终总结 ,新年展望!
本帖最后由 damiaa 于 2018-1-5 09:19 编辑 难忘2017,迎接2018,年终总结 ,新年展望! 又到了一年的最末,新年的开始了。是高兴,亦或 ......
damiaa 聊聊、笑笑、闹闹
菜鸟请教
请问:eboot.bin,eboot.nbo,NK.bin,NK.nbo各有什么作用?...
mpc 嵌入式系统
FAQ_ 一些板子醒来后不能正常工作
本文作者:ST工程师Joshua Zhu 点击下载pdf文档查看:442321 关键词:S2-LP, sub 1GHZ 问题: 一些客户反馈:一些板子醒来后不能正常工作, 原理图如下: 442322 ST工程师回 ......
nmg 意法半导体-低功耗射频

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1727  1437  1593  391  2863  35  40  51  34  22 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved