电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74F112SJX

产品描述IC FF JK TYPE DUAL 1BIT 16SOP
产品类别半导体    逻辑   
文件大小80KB,共7页
制造商ON Semiconductor(安森美)
官网地址http://www.onsemi.cn
标准
下载文档 详细参数 选型对比 全文预览

74F112SJX在线购买

供应商 器件名称 价格 最低购买 库存  
74F112SJX - - 点击查看 点击购买

74F112SJX概述

IC FF JK TYPE DUAL 1BIT 16SOP

74F112SJX规格参数

参数名称属性值
功能设置(预设)和复位
类型JK 型
输出类型差分
元件数2
每元件位数1
时钟频率105MHz
不同 V,最大 CL 时的最大传播延迟6.5ns @ 5V,50pF
触发器类型负边沿
电流 - 输出高,低1mA,20mA
电压 - 电源4.5 V ~ 5.5 V
电流 - 静态(Iq)19mA
工作温度0°C ~ 70°C(TA)
安装类型表面贴装
封装/外壳16-SOIC(0.209",5.30mm 宽)

文档预览

下载PDF文档
74F112 Dual JK Negative Edge-Triggered Flip-Flop
April 1988
Revised September 2000
74F112
Dual JK Negative Edge-Triggered Flip-Flop
General Description
The 74F112 contains two independent, high-speed JK flip-
flops with Direct Set and Clear inputs. Synchronous state
changes are initiated by the falling edge of the clock. Trig-
gering occurs at a voltage level of the clock and is not
directly related to the transition time. The J and K inputs
can change when the clock is in either state without affect-
ing the flip-flop, provided that they are in the desired state
during the recommended setup and hold times relative to
the falling edge of the clock. A LOW signal on S
D
or C
D
prevents clocking and forces Q or Q HIGH, respectively.
Simultaneous LOW signals on S
D
and C
D
force both Q and
Q HIGH.
Asynchronous Inputs:
LOW input to S
D
sets Q to HIGH level
LOW input to C
D
sets Q to LOW level
Clear and Set are independent of clock
Simultaneous LOW on C
D
and S
D
makes both Q
and Q HIGH
Ordering Code:
Order Number
74F112SC
74F112SJ
74F112PC
Package Number
M16A
M16D
N16E
Package Description
16-Lead Small Outline Integrated Circuit (SOIC), JEDEC MS-012, 0.150 Narrow
16-Lead Small Outline Package (SOP), EIAJ TYPE II, 5.3mm Wide
16-Lead Plastic Dual-In-Line Package (PDIP), JEDEC MS-001, 0.300 Wide
Devices also available in Tape and Reel. Specify by appending the suffix letter “X” to the ordering code.
Logic Symbols
Connection Diagram
IEEE/IEC
© 2000 Fairchild Semiconductor Corporation
DS009472
www.fairchildsemi.com

74F112SJX相似产品对比

74F112SJX 74F112PC 74F112SJ 74F112SCX 74F112SC
描述 IC FF JK TYPE DUAL 1BIT 16SOP IC FF JK TYPE DUAL 1BIT 16DIP IC FF JK TYPE DUAL 1BIT 16SOP IC FF JK TYPE DUAL 1BIT 16SOIC IC FF JK TYPE DUAL 1BIT 16SOIC
功能 设置(预设)和复位 设置(预设)和复位 设置(预设)和复位 设置(预设)和复位 设置(预设)和复位
类型 JK 型 JK 型 JK 型 JK 型 JK 型
输出类型 差分 差分 差分 差分 差分
元件数 2 2 2 2 2
每元件位数 1 1 1 1 1
时钟频率 105MHz 105MHz 105MHz 105MHz 105MHz
不同 V,最大 CL 时的最大传播延迟 6.5ns @ 5V,50pF 6.5ns @ 5V,50pF 6.5ns @ 5V,50pF 6.5ns @ 5V,50pF 6.5ns @ 5V,50pF
触发器类型 负边沿 负边沿 负边沿 负边沿 负边沿
电流 - 输出高,低 1mA,20mA 1mA,20mA 1mA,20mA 1mA,20mA 1mA,20mA
电压 - 电源 4.5 V ~ 5.5 V 4.5 V ~ 5.5 V 4.5 V ~ 5.5 V 4.5 V ~ 5.5 V 4.5 V ~ 5.5 V
电流 - 静态(Iq) 19mA 19mA 19mA 19mA 19mA
工作温度 0°C ~ 70°C(TA) 0°C ~ 70°C(TA) 0°C ~ 70°C(TA) 0°C ~ 70°C(TA) 0°C ~ 70°C(TA)
安装类型 表面贴装 通孔 表面贴装 表面贴装 表面贴装
封装/外壳 16-SOIC(0.209",5.30mm 宽) 16-DIP(0.300",7.62mm) 16-SOIC(0.209",5.30mm 宽) 16-SOIC(0.154",3.90mm 宽) 16-SOIC(0.154",3.90mm 宽)
VHDL程序的一个小问题
在下初学VHDL,下面是一个D触发器的VHDL代码,感觉没错,但是Quartus2在编译的时候总是不能成功,提示: Error (10533): VHDL Wait Statement error at text.vhd(13): Wait Statement must con ......
linliuh 嵌入式系统
策划书怎么写
策划书 ...
helloxx 模拟电子
基于nios ii操作sd卡的sd模式
基于nios ii操作sd卡的sd模式怎样操作求指教...
xiakekexili FPGA/CPLD
小白求教,如何让LaunchPad的蜂鸣器叫起来
只要简单地让蜂鸣器有间隙的叫起来就好了,谢谢 ...
lijiangnan123tv 微控制器 MCU
Lcd  problem
现在要在彩色的lcd显示图片,比如彩色的lcd像素128 128的,图片确是256 256 怎么把缩小呀.又不能失真....
zjiulong 嵌入式系统
在ARM9下wince系统的视频监控如何实现
请教一下在ARM9下wince系统的视频监控如何实现,有没有大虾们做过类似的。最好可以给出实例代码,万分感谢!可以发送到本人邮箱:jhlovebb@126.com...
yunfei1019 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1622  1182  979  2206  2691  4  19  55  14  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved