电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571BDA000282DG

产品描述OSC VCXO 10.0000MHZ LVDS SMD
产品类别无源元件   
文件大小562KB,共36页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571BDA000282DG在线购买

供应商 器件名称 价格 最低购买 库存  
571BDA000282DG - - 点击查看 点击购买

571BDA000282DG概述

OSC VCXO 10.0000MHZ LVDS SMD

571BDA000282DG规格参数

参数名称属性值
类型VCXO
频率10MHz
功能启用/禁用(可编程)
输出LVDS
电压 - 电源2.97 V ~ 3.63 V
频率稳定度±50ppm
绝对牵引范围(APR)±80ppm
工作温度-40°C ~ 85°C
电流 - 电源(最大值)108mA
安装类型表面贴装
封装/外壳8-SMD,无引线
大小/尺寸0.276" 长 x 0.197" 宽(7.00mm x 5.00mm)

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
10 MH
Z
Features
TO
1.4 G H
Z
I
2
C P
ROGRAMMABLE
XO/VCXO
Any programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
Ordering Information:
SONET/SDH
xDSL
10 GbE LAN/WAN
ATE
High performance
instrumentation
Low-jitter clock generation
Optical modules
Clock and data recovery
See page 31.
Pin Assignments:
See page 30.
(Top View)
SDA
7
NC
1
6
V
DD
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are user-
programmable to any output frequency from 10 to 945 MHz and select frequencies
to 1400 MHz with <1 ppb resolution. The device is programmed via an I
2
C serial
interface. Unlike traditional XO/VCXOs where a different crystal is required for
each output frequency, the Si57x uses one fixed-frequency crystal and a DSPLL
clock synthesis IC to provide any-frequency operation. This IC-based approach
allows the crystal resonator to provide exceptional frequency stability and
reliability. In addition, DSPLL clock synthesis provides superior supply noise
rejection, simplifying the task of generating low-jitter clocks in noisy environments
typically found in communication systems.
OE
2
5
CLK–
GND
3
8
SCL
4
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
OE
Fixed
Frequency
XO
10-1400 MHz
DSPLL Clock
Synthesis
V
C
1
6
V
DD
SDA
SCL
OE
2
5
CLK–
Si571 only
ADC
GND
3
8
SCL
4
CLK+
GND
V
C
Si571
Si570/Si571
Rev. 1.6 6/18
Copyright © 2018 by Silicon Laboratories
AD835同频输入15M以上幅度就会变大是怎么回事?该怎么把幅频曲线做得平坦些?
15M以下是同频输入1V10M输出0.25V20M没问题,但是15M以上幅度会变大(频率没错)。想问问是什么原因,在线等,急。 ...
恍恍丶丶 模拟电子
关于软件I2C与MSP430通信的问题
在MSP430作为从设备,主机模拟软件I2C与MSP430通信的时候,一定要注意在发送了8个bit的数据之后,马上将SCLK释放掉。因为MSP430在繁忙的过程中会将SCLK拉低,空闲后才将SCLK释放。所以主机应 ......
灞波儿奔 DSP 与 ARM 处理器
MSP430时钟系统二
上面一篇给出了MSP430时钟系统的大体框架。下面我们将具体看一下每个时钟模块的内部结构,看一下他们是如何工作的。最后,我们将给出一个例程来设置时钟模块的工作方式和相关的控制寄存器。首先 ......
qinkaiabc 微控制器 MCU
数字电位器的基本原理及典型应用
数字电位器,是采用CMOS工艺制成的数字-模拟混合信号处理集成电路,亦称数控可编程电阻器,简称数控电位器(Digitally Controlled Potemi- ometers,DCP)。数字电位器是一种新概电子器件。它与 ......
Jacktang 电源技术
有没有懂锁频环(FLL)的大神??
最近在学习锁频环,它通过鉴频器,输出的是频率的差异,那是如何可以得到相位波形的?怎么保证相位的准确?有没有大神可以指点一二? ...
XTQ45 模拟电子
关于文件压缩问题
我使用的是rar和Zip压缩包,但是每次压缩后和压缩前没有多大区别,压缩比连90%都不到,尝试调节如下的“字典大小"、”压缩方式“等还是没有明显的压缩效果。但是看到别人200多页的pdf文档压缩后 ......
suoma 综合技术交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1154  2019  2022  1152  2104  12  32  39  18  38 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved